欢迎来到天天文库
浏览记录
ID:44274840
大小:146.50 KB
页数:3页
时间:2019-10-20
《研究生入选试卷十八》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、研究生入选试卷十八填空题(每小题3分,共18分)1.多路开关通过把适当的A.—信号加到多路开关上的方式来选择某一路数据。“K输入m位多路开关”所选的数据源最人的数为B.—,每条I/O线传送数据宽度为C.—。2•模4交叉存储器是一种A・_存储器,它有4个存储模块,每个模块有口己的B・_和C.—寄存器。3・RISC指令系统的最人特点是:A.—,B.—固定,C.—种类少。4.在硬布线控制器屮,把控制部件看作为产生专门固定时序控制信号的逻辑电路。这种逻辑电路是一种由A.—和B・_构成的复杂树形网络,当执行不同的指令时,通过激活一系列彼此很不相同的C.—来实现对指令的解释。5.总线定时是总
2、线系统的核心问题之一,为了同步A・_和B・_的操作,必须制订C.—。通常釆用同步定时和异步定时两种方式。6・数组多路通道允许A・_设备进行B・—型操作,数据传送单位是C・—o二.(10分)求证[x]补+[y]补二[x+y]补(mod2)三.(10分)设有浮点数x=25X0.0110110,y=23X(-0.1110010),阶码用4位移码表示,尾数(含符号位)用8位原码表示。求(xXy)浮。要求尾数用原码阵列乘法器实现。四.(10分)用16KX8位的DRAM芯片构成64KX32位存储器,要求:(1)画出该存储器的组成逻辑框图(2)设存储器读/写周期为0.5us,CPU在lus内至
3、少访问一•次,试问采用哪种刷新方式比较合理?两次刷新的最人时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?五.(11分)一台处理机具有如下指令字格式:13位XOP寄存器地址其中,每个指令字中专门分出3位来指明选用哪一个通用寄存器(12位),最高位用来指明它所选定的那个通用寄存器将用作变址寄存器(X=l吋),主存容量最大为16384字.(1)假如我们不用通用奇存器也能直接访问主存中的每一个操作数,同时假设有用的操作码位数至少有7位,试问:在此情况卜-,“地址”码域应分配多少位?“OP”码域应分配多少位?指令字应有多少位?(2)假设条件位X=O,J1指令中也指明要使用
4、某个通用寄存器,此种情况表明指定的那个通用寄存器将用作基值寄存器•请提出一个硬件设计规则,使得被指定的通用寄存器能访问主存屮的每一个位置。(3)假设主存容量扩充到32768字,且假定硬件结构已经确定不变,问采用什么实际方法可解决这个问题?六・(11分)现冇四条机器指令,其操作码分别为MOV(OP)=00,ADD(OP)=01,COM(OP)=10,ADT(OP)=llo根据数据通路部分设计的微程序流程图如A18.1/B:(1)第一条是“取指”微指令,功能是将一条机器指令从主存M取出后放到指令寄存器IR;(2)P1测试指令类型,测试条件是指令操作码;(3)P2测试(a+b+c)是否
5、人于9,测试条件是进位标志Cj;(4)公操作中硬件自动执行,程序计数器PCTAR(主存地址寄存器)和PC+1动作。现设定控制存储器EPROM容量最大为16个单元,具字长符合微指令格式要求。(1)请给微程序流程图屮每条微指令分配当前微地址与下一微地址(用二进制)编码给出O(2)写出微地址转移逻辑表达式。(3)画出微地址转移逻辑图A1&1七.(10分)画出PCI总线结构框图,说明HOST总线,PCI总线,LAGACY总线的功能。八.(10分)图A18.2所示的系统中断结构是采用单级中断结构,它要求CPU在执行完当前指令吋转而对中断请求进行服务,如果此时真的有中断的话,CPU就向外部设
6、备系统发出一个肯定(INTA)信息,一个设备如果要捕获ACK脉冲,它就必须发出中断请求。现假设:TDc为査询链中每个设备的延迟时间Ta,Tb,Tc分别为设备A,B,C的服务程序所需的执行吋间Ts,Tr为保存现场和恢复现场所需的时间试问:(1)这种结构在什么情况下达到饱和?(2)假设现在采用多级优先中断结构,设备A接于蝕高优先级,设备B,设备C次Z。这种结构在什么情况下达到饱和?图A18.2九.(io分)简要说明通用I/O标准接口SCSI的性能特征。
此文档下载收益归作者所有