一位全加器电路版图设计说明

一位全加器电路版图设计说明

ID:44137965

大小:269.19 KB

页数:15页

时间:2019-10-19

一位全加器电路版图设计说明_第1页
一位全加器电路版图设计说明_第2页
一位全加器电路版图设计说明_第3页
一位全加器电路版图设计说明_第4页
一位全加器电路版图设计说明_第5页
资源描述:

《一位全加器电路版图设计说明》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、....目录1绪论11.1设计背景11.2设计目标12一位全加器电路原理图编辑22.1一位全加器电路结构22.2一位全加器电路仿真分析波形32.3一位全加器电路的版图绘制42.4一位全加器版图电路仿真并分析波形42.5LVS检查匹配6总结7参考文献8附录一:电路原理图网表9附录二:版图网表11学习.参考....1绪论1.1设计背景Tanner集成电路设计软件是由TannerResearch公司开发的基于Windows平台的用于集成电路设计的工具软件。早期的集成电路版图编辑器L-Edit在国内已具有很高的知名度。TannerEDATo

2、ols也是在L-Edit的基础上建立起来的。整个设计工具总体上可以归纳为电路设计级和版图设计级两大部分,即以S-Edit为核心的集成电路设计、模拟、验证模块和以L-Edit为核心的集成电路版图编辑与自动布图布线模块。Tanner软件包括S-Edit,T-Spice,L-Edit与LVS[1]。  L-EditPro是TannerEDA软件公司所出品的一个IC设计和验证的高性能软件系统模块,具有高效率,交互式等特点,强大而且完善的功能包括从IC设计到输出,以及最后的加工服务,完全可以媲美百万美元级的IC设计软件。L-EditPro包含

3、IC设计编辑器(LayoutEditor)、自动布线系统(StandardCellPlace&Route)、线上设计规则检查器(DRC)、组件特性提取器(DeviceExtractor)、设计布局与电路netlist的比较器(LVS)、CMOSLibrary、MarcoLibrary,这些模块组成了一个完整的IC设计与验证解决方案。L-EditPro丰富完善的功能为每个IC设计者和生产商提供了快速、易用、精确的设计系统。1.2设计目标1.用tanner软件中的原理图编辑器S-Edit编辑一位全加器电路原理图2.用tanner软件中的

4、TSpice对一位全加器的电路进行仿真并分析波形3.用tanner软件中的版图编辑器L-Edit进行一位全加器电路的版图绘制,并进行DRC验证4.用tanner软件中的TSpice对一位全加器的版图进行仿真并分析波形5.用tanner软件的layout-Edit中的lvs功能对一位全加器进行LVS检验观察原理图与版图的匹配程度学习.参考....2一位全加器电路原理图编辑2.1一位全加器电路结构一位全加器电路是数据运算和数字信号处理中应用最广泛的组合模块之一。全加器电路由传统的CMOS电路构成,整个电路分为4行,P管与N管各两行。由于

5、进位电路的器件数少,用第2和第3行组成进位电路的前级,第1行和第4行组成求和电路的前级。由于第2、3行的器件比1、4少,其有源区水平方向的长度比第1、4行短,可以让多晶C从第1行延伸到第4行而不跨越第2.3行的有源区,避免了形成寄生MOS管的可能。PMOS管的衬底连接系统最高电位,NMOS管的衬底连接系统的最低电位[2]。电路原理图如图2.1所示:图2.1一位全加器电路原理图学习.参考....2.2一位全加器电路仿真分析波形给一位全加器电路网表输入高电平电源电压VDD和低电平GND,添加库,加入激励,再进行瞬态分析[3],.incl

6、udeF:13tannerTSpice70modelsml2_125.mdvvddVDDGND5vaAGNDPULSE(0505n5n50n100n)vbBGNDPULSE(0505n5n60n120n)vcCGNDPULSE(0505n5n70n140n).tran/op10n400nmethod=bdf.printtranv(A)v(B)v(C)v(SUM)v(CO)对一位全加器电路进行TSpice进行仿真,分析输出波形与自己设计电路的逻辑功能是否一致。波形图如下图2.2所示:图2.2一位全加器电路原理图输入输出仿真波

7、形学习.参考....2.3一位全加器电路的版图绘制用L-Edit版图绘制软件对一位全加器电路进行版图绘制,同时进行DRC检查,对于进位和求和的输出反相器都采用了比较大的宽长比,进位从左面输出,求和从右面输出,整个版图的宽度和长度显得比较适中。一位全加器版图如图2.3所示:图2.3一位全加器电路版图及DRC验证结果2.4一位全加器版图电路仿真并分析波形给一位全加器版图网表输入高电平电源电压VDD和低电平GND,添加库,加入激励,再进行瞬态分析,.includeF:13tannerTSpice70modelsml2_125.m

8、dvvddVDDGND5vaAGNDPULSE(0505n5n50n100n)学习.参考....vbBGNDPULSE(0505n5n60n120n)vcCGNDPULSE(0505n5n70n140n).tran/op10n400n

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。