可预置的定时显示报警系统7

可预置的定时显示报警系统7

ID:44112693

大小:973.70 KB

页数:24页

时间:2019-10-18

可预置的定时显示报警系统7_第1页
可预置的定时显示报警系统7_第2页
可预置的定时显示报警系统7_第3页
可预置的定时显示报警系统7_第4页
可预置的定时显示报警系统7_第5页
资源描述:

《可预置的定时显示报警系统7》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、目录课程设计(论文)任务书......III……IV111课程设计(论文)成绩评定表中文摘要1设计任务描述1.1设计题目:可预置的显示报警系统1.2设计要求1.2.1设计目的11.2.2基本要求11.2.3发挥部分12设计思路23设计方框图34各部分电路设计及参数计算44.1显示器44.2译码器44.3锁存器54.45秒锁存控制电路54.5计时电路64.6分频电路64.7报警电路控制74.8555延时报警电路74.8.1电路分析74.8.2参数计算75工作过程分析96元器件清单107主要元器件介绍117.174LS290117.2555127

2、.374LS192137.474LS85147.574LS151157.674LS75167.774LS4817小结19致谢20参考文献21附录A1逻辑电路图22附录A2实际接线图231设计任务描述1.1设计题目:可预置的显示报警系统1.2设计要求1.2.1设计目的(1)掌握可任意预置时间的显示报警系统的构成、原理与设计方法;(2)熟悉集成电路的使用方法。1.2.2基本要求(1)设计一个可预置30秒的显示报警系统;(2)吋间显示系统为按秒减法或加法计数均可;当计数到第30秒吋显示的时间数字开始闪烁(闪烁频率为4IIz),直到归零为止;(3)计

3、数归零时发出声音报警信号并能准确地预置和清零。1.2.3发挥部分每隔5秒显示一次时间(30秒、25秒,,0秒显示),系统能准确地预置;2设计思路可预置显示的报警系统,主耍包含三个方面即定时、显示、报警。一、为实现以秒为单位的定时,首先需要秒脉冲,脉冲由于受到振荡器件的限制,秒脉冲振的频率较低,很难直接产生,所以采用高频振荡电路,所以选择了555多谐振荡器产生脉冲,然后再分频,分频选择了四个74LS290做为分频器,其中耍先把其连成十进制的计数器,经过四次分频由此产生秒脉冲。二、秒脉冲产生之后,为实现定时,需要对其进行记数。这里采用减数的方式。

4、选择的器件是74LS192,记数的目的两个,一是控制显示器的数字显示,二是控制报警系统。在控制显示器的显示中,首先将其输入端接地即低电平,此时现实器显示30,然后接通电源,此时显示器开始倒计时。三、数字显示系统中,由于数字显示系统要求每隔5秒显示一次,这里需要锁存器对计数器中岀来的信号进行鉴别显示,锁存器控制端的脉冲依然由记数实现,被锁存的数据将在显示中输岀。此部分的计数器选择74161,将其接成五进制的计数器,其目的在于通过选择及锁存,使显示器每隔五秒显示一次四、为了实现控制报警,从计数器出来的脉冲首先通过数据选择器,选择输岀所选择的数据实

5、现定时报警。数据选择器选用的器件是74LS151进行选择,当其输岀端全为零时,此时发生器就会报警。报警电路是由一个555单稳态触发器和555定时器构成的多谐振荡器组成的。其中单稳态触发器是控制发生器的报警时间的,555定时器构成的多谐振荡器是控制发生器报警的频率的。首先由数据选择器输岀的低电平触发555单稳态触发器,使其产生触发信号,然后进入555定时器构成的多谐振荡器的输入端,当输岀低电平时,发生器开始报警。以上即为可预置的定时显示报警系统。显不詣/驱动器3设计方框图显示器分频器译码器锁存器计数器振荡器扬声器选择器4各部分电路设计及参数计

6、算4.1显示器U12LED数码管是目前最常用的数字显示器,可用来显示一位0〜9十进制数和一个小数点,小型数码管(0.5寸和0.36寸)每段发光二极管的正向压降,随显示光(通常为红、绿、黄、橙色)的颜色不同略有差别,通常约为2〜2.5V,每个发光二极管的点亮电流在5〜10mAo本电路采用两个显示器通过八个380欧姆电阻驱动,十位显示0、1、2、3,个位显示0〜〜〜9十个数字;dp端与电阻相连后通过开关接地。4.2译码器U14=74LS48D仝=玄二该电路是由7448七段显示译码器和七段数字器BS201构成的。7448七段显示译码器输出高电平有效

7、,用以驱动共阴极显示器。其译码条件是:LT和RBI同时等于I,而对其他输入代码则仅要求LT=1,这时候,译码器各段a〜g输出的电平是由输入BCD码决定的,并且满足显示字形的要求。分段式数码管是利用不同发光段组合的方式显示不同数码的。因此,为了使数码管能将数码所代表的数显示出来,必须将数码经译码器译出,然后经驱动器点亮对应的段测试输入端,=“0”时,译码输出全为“I”消隐输入端,=“0”时,译码输出全为“0”LT锁定端,LT士T'吋译码器处于锁定(保持)状态,译码输出保持在LT=0时的数值,LT=0为正常译码。译码是编码的逆过程,是把给定的代码

8、进行“翻译”,变成相应的状态,使输岀通道中相应的一路有信号输出。4.3锁存器锁存使用了两片74LS75锁存器来完成。当个位接受为0或5时,锁存器的控制端LE接收低电

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。