欢迎来到天天文库
浏览记录
ID:43788564
大小:219.16 KB
页数:10页
时间:2019-10-14
《液晶显示技术ICM7231与ICM7232应用》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、ICM7231与ICM7232应用1三路寻址液晶显示驱动器ICM7231ICM7231是8位九段(其中包括七段数字显示,二段信号指示)数字的1/3占空比的液晶显示驱动器。ICM7231引脚图和原理图分别如图1和图2所示。CS—•40—VccVdisp—一A2COM1——A1COM2——A0COM3—一Ws1Z—一BD31Y——BD2IX——BD12Z—1ICM7231—BD02Y—J—AN22X——AN13Z—-8X3Y——8Y3X——8Z4Z—一7X4Y—_7Y4X——7Z5Z——6X5Y——6Y5X—20一6Z图1ICM7231引脚图ZYXZYXZYXZYXZYXZYX
2、ZYXZYXCOM}--COM3BD0BD3AN1AN2AoAlA2CSVccVssVdisp图2ICM7231原理图下面将从“三部”来说明ICM7231的工作过程。(1)控制部它的吋序发生器在上电后立即工作,产生ICM7231所需的工作吋钟。(2)接口部在接口部具有6位显示数据锁存器和3位地址锁存器。显示数据为6位并行数据线BD3〜BDO、AN2、ANL其屮BD3〜BDO是显示数字代码;AN2、AN1是专用于信号指示段点亮的状态数据。还有地址线为A2〜A0用以选通当前所要写入的8位显示数字中的1位,在接口部还具有所谓的片选信号/CS,用于输入锁存器的锁存信号,实际上相当于
3、ICM7231写数据操作信号。ICM7231可以与计算机直接连接。在应用时,6位数据线直接挂在计算机的数据总线上,3路地址线可以与计算机的地址线连接,片选信号/CS将受计算机的地址线和写操作信号合成控制。(3)驱动部驱动部包括行驱动器和段驱动器。行驱动器有3路输出COM1,COM2,COM3,用以完成三路行驱动;段驱动器有8组输出iX,iY,i乙每组驱动一位七段数字。(4)内部辅助电路ICM7231还具有偏压电路,它由片内电阻链组成用以产生1/3偏置电压。偏压形式为逻辑电源Vcc和液品显示驱动电压输入端Vdisp电压之差,调整Vdisp电压可以调整显示的对比度,Vdisp取
4、值在0〜Vcc范围内。Vdisp开路或Vcc-Vdisp5、—•40—VwVdisp—WRCOM1_—D1COM2一—DACCOM3——Vss1Z-J—10X1Y——10YIX——1OZ2Z—ICM7232—9X2Y——9Y2X——9Z3Z——8X3Y——8Y3X——8Z4Z——7X4Y—L7Y4X——775Z——6X5Y——6Y5X—20—6Z图6・7ICM7232引脚图ICM7232的工作过程与ICM7231基本一致,仅在接口部有所不同。在接口部ICM7232把ICM7231的数据和地址锁存器改为具有并行输出的串行移位寄存器,并且把单一的片选电路加强成串行输入的控制逻辑电路,如图6-8所示。DICPWRDAC图6-8ICM7236、2接口部结构这样ICM7232的接口部仅有四个引脚端,它们是:(a)数据、地址输入端DI用于向ICM7232传送显示数据和地址,它由10位组成,按10位移位寄存器的并行输111位置排列为:AN1AN2BDOBD1BD2BD3AOAlA2A3101DI移位寄存器各位定义及传输顺序(b)数据移位寄存器及控制逻辑时钟端CPCP把当前DI呈现的数据移入移位寄存器内的第一位,同吋将寄存器内所有数据顺序向前移动一位。CP±升沿有效,由于DI输入最多为10位数据,所以当CP连续第11个脉冲到来时,将产生移位寄存器和控制逻辑的复位(清I零),从而防止不正确的数据被译码。(c)数据接收输岀信7、号端DAC这是ICM7232向计算机发送的应答信号。在ICM7232接收到笫8个数据时DAC为低电平,并一直保持到接收第10个数据为止。DAC表示允许计算机发出写操作信号将移位寄存器内容并行输出,通过译码器译码写入输出锁存器。在接口部复位后,DAC恢复为高电平。DAC输出具有驱动一个TTL负载的能力。(d)写操作信号端/WR当DAC为低电平时,/WR的上升沿将移位寄存器内的数据并行输出经译码器译码写入输11!锁存器内,然后将接口部复位o/WR的作用雷同于锁存信号。在DAC为高电平吋,AVR的上升沿仅完成接口部的复位
5、—•40—VwVdisp—WRCOM1_—D1COM2一—DACCOM3——Vss1Z-J—10X1Y——10YIX——1OZ2Z—ICM7232—9X2Y——9Y2X——9Z3Z——8X3Y——8Y3X——8Z4Z——7X4Y—L7Y4X——775Z——6X5Y——6Y5X—20—6Z图6・7ICM7232引脚图ICM7232的工作过程与ICM7231基本一致,仅在接口部有所不同。在接口部ICM7232把ICM7231的数据和地址锁存器改为具有并行输出的串行移位寄存器,并且把单一的片选电路加强成串行输入的控制逻辑电路,如图6-8所示。DICPWRDAC图6-8ICM723
6、2接口部结构这样ICM7232的接口部仅有四个引脚端,它们是:(a)数据、地址输入端DI用于向ICM7232传送显示数据和地址,它由10位组成,按10位移位寄存器的并行输111位置排列为:AN1AN2BDOBD1BD2BD3AOAlA2A3101DI移位寄存器各位定义及传输顺序(b)数据移位寄存器及控制逻辑时钟端CPCP把当前DI呈现的数据移入移位寄存器内的第一位,同吋将寄存器内所有数据顺序向前移动一位。CP±升沿有效,由于DI输入最多为10位数据,所以当CP连续第11个脉冲到来时,将产生移位寄存器和控制逻辑的复位(清I零),从而防止不正确的数据被译码。(c)数据接收输岀信
7、号端DAC这是ICM7232向计算机发送的应答信号。在ICM7232接收到笫8个数据时DAC为低电平,并一直保持到接收第10个数据为止。DAC表示允许计算机发出写操作信号将移位寄存器内容并行输出,通过译码器译码写入输出锁存器。在接口部复位后,DAC恢复为高电平。DAC输出具有驱动一个TTL负载的能力。(d)写操作信号端/WR当DAC为低电平时,/WR的上升沿将移位寄存器内的数据并行输出经译码器译码写入输11!锁存器内,然后将接口部复位o/WR的作用雷同于锁存信号。在DAC为高电平吋,AVR的上升沿仅完成接口部的复位
此文档下载收益归作者所有