欢迎来到天天文库
浏览记录
ID:43777053
大小:1.70 MB
页数:23页
时间:2019-10-14
《微型计算机技术与应用 第二章 16位和32位微处理 2》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、8086的总线周期的概念CPU通过系统总线来完成与存储器、I/O端口之间的操作,取得指令或传送数据,这些操作统称为总线操作。执行一个总线操作所需要的时间,即CPU通过总线对外部存储器或I/O接口进行一次访问所需的时间,则称为总线周期。第二章16位和32位微处理器时钟信号是一定电压幅度,一定时间间隔发出的脉冲信号CLKCPU主频即CPU内核工作的时钟频率(CPUClockSpeed),它表示在CPU内数字脉冲信号震荡的速度。2021/9/151T状态每个T状态包括:下降沿、低电平、上升沿、高电平CLKT相邻两个脉冲之间的时间间隔,称为一个
2、时钟周期,又称T状态(T周期)。时钟周期是CPU基本时间计量单位,由计算机主频决定。例:主频5MHz频率f:1秒内的脉冲个数时钟周期T:=1/f=200ns第二章16位和32位微处理器2021/9/152一个基本的总线周期通常包含4个时钟周期,即4个T状态,按时间的先后顺序分别称为T1、T2、T3、T4总线周期T1T2T3T4CLK第二章16位和32位微处理器2021/9/153图2.2典型的8086总线周期序列等待周期Tw,在总线周期的T3和T4之间插入空闲周期Ti(没有BIU工作),两个总线周期间插入第二章16位和32位微处理器20
3、21/9/1542021/9/155最小模式和最大模式的概念2.1.28086的引脚信号和工作模式12345678910111213141516171819204039383736353433323130292827262524232221GNDAD14AD13AD12AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0NMIINTRCLKGND8086VCCAD15A16/S3A17/S4A18/S5A19/S6SS0*(HIGH)MN/MX*RD*HOLD(RQ)*/GT0*)HLDA(RQ1*/GT1*)W
4、R*(LOCK*)M/IO(S2*)DT/R*(S1*)DEN(S0)ALEINTATEST*READYRESET引脚33决定工作模式:接地,最大模式接+5V,最小模式在两种模式下引脚24~31有不同的名称和意义最小方式:系统中只有8086单一个微处理器,所有的总线控制信号都直接由8086产生,系统中总线控制逻辑电路减到最少.适合较小规模的应用.最大方式:相对而言,用在中等或大规模的应用.包含两个或多个微处理器,其中必有一个主微处理器8086,其它协处理器,协助主处理器承担工作.第二章16位和32位微处理器2021/9/156外部特性表
5、现在其引脚信号上,关注以下几个方面:指引脚信号的定义、作用;通常采用英文单词或其缩写表示信号从芯片向外输出,还是从外部输入芯片,或者是双向的起作用的逻辑电平高、低电平有效,上升、下降边沿有效输出正常的低电平、高电平外,还可以输出高阻的第三态⑶有效电平⑷三态能力⑵信号的流向⑴引脚的功能8086的引脚信号和功能第二章16位和32位微处理器2021/9/1578086在最小模式下的典型配置地址锁存器8282(三片)STBOE数据收发器OE8286TS6~S3/A19~A16AD15~AD0ALEBHECLKRESETREADYMN/MXVCC
6、GNDDENDT/RIO/MWRRDHOLDHLDAINTRINTANMITESTSSO8086CPU地址总线数据总线控制总线8284ACLKRESETREADY+5V内存I/O接口(二片)第二章16位和32位微处理器2021/9/158RESETTESTHOLDHLDANMIINTRINTAM/IOWRRDREADYCLKREADYMN/MX+5V控制总线地址总线A19~A0数据总线D15~D0ALEBHEA19~A16AD15~AD0DT/RDEN8086CPUSTB8282OETOE82868284A系统总线最小方式总线形成(1)
7、20位地址总线——采用3个三态透明锁存器8282进行锁存和驱动(2)16位数据总线——采用2个数据收发器8286进行驱动(3)系统控制信号——由8086引脚直接提供第二章16位和32位微处理器2021/9/159三态控制OE锁存控制STB00↓↓1非↓输入DI10X输出DQ10高阻0非↓X不变INTEL8282(8位下降沿锁存/三态透明缓冲器)OEGND234567891019181716151413121STB1120VCCDI0DI5DI7DI6DI4DI3DI2DI1DQ0DQ5DQ7DQ6DQ4DQ3DQ2DQ1引脚图引脚控制用
8、途:锁存8086访问存储器和I/O端口时,于总线周期T1状态下发出的地址信号.经8282锁存后的地址信号可以在整个周期保持不变,为外部提供稳定的地址信号.第二章16位和32位微处理器2021/9/15108
此文档下载收益归作者所有