2017年数字IC招聘精选面精彩试题

2017年数字IC招聘精选面精彩试题

ID:43517199

大小:823.07 KB

页数:101页

时间:2019-10-09

2017年数字IC招聘精选面精彩试题_第1页
2017年数字IC招聘精选面精彩试题_第2页
2017年数字IC招聘精选面精彩试题_第3页
2017年数字IC招聘精选面精彩试题_第4页
2017年数字IC招聘精选面精彩试题_第5页
资源描述:

《2017年数字IC招聘精选面精彩试题》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、标准文档2017年数字IC招聘精选面试题注:红色为不会数字部分逻辑同步复位和异步复位:同步复位:同步复位仅在有效的时钟沿时对触发器复位,该复位信号经过组合逻辑馈送到触发器的D输入端。同步复位优缺点:1)、优点:同步复位可以保证100%同步,可以对小的复位毛刺滤波;同步复位可以在时钟周期之间,对逻辑等式产生的毛刺进行滤波;a、有利于仿真器的仿真b、可以使所设计的系统成为100%的同步时序电路,这便大大有利于时序分析,而且综合出来的fmax一般较高。c、因为他只有在时钟有效电平到来时才有效,所以可以滤除高于时钟频率的毛刺2)、缺点:同步复位有时需要脉冲展宽,

2、用以保证时钟有效期间有足够的复位宽度;同步复位将复位信号经过组合逻辑馈送到数据输入端,从而增加了数据通道使用组合逻辑门数和相应的时延;a、复位信号的有效时长必须大于时钟周期,才能真正被系统识别并完成复位任务。同时还要考虑,诸如:clkskew,组合逻辑路径延时,复位延时等因素。b、由于大多数的逻辑器件的目标库内的DFF都只有异步复位端口,所以,倘若采用同步复位的话,综合器就会在寄存器的数据输入端口插入组合逻辑,这样就会耗费较多的逻辑资源。C.Anactiveclockisessentialforasynchronousresetdesign.Hencey

3、oucanexpectmorepowerconsumption.异步复位:它是指无论时钟沿是否到来,只要复位信号有效,就对系统进行复位异步复位优点:1)、最大优点是只要综合工具工艺库有可异步复位的触发器,那么该触发器的数据输入通道就不需要额外的组合逻辑;2)、电路在任何情况下都能复位而不管是否有时钟出现。实用大全标准文档a、大多数目标器件库的dff都有异步复位端口,因此采用异步复位可以节省资源b、设计相对简单。c、异步复位信号识别方便d、Clockingschemeisnotnecessaryforanasynchronousdesign.Hencede

4、signconsumeslesspower.Asynchronousdesignstyleisalsooneofthelatestdesignoptionstoachievelowpower.Designcommunityisscrathingtheirheadoverasynchronousdesignpossibilities.异步复位缺点:1)、最大的问题在于它属于异步逻辑,问题出现在复位释放时,而不是有效时,如果复位释放接近时钟有效沿,则触发器的输出可能进入亚稳态,从而使复位失败。2)、可能因为噪声或者毛刺造成虚假复位信号,3)、对异步复位INS

5、静态定时分析比较困难。4)、对于DFT(DESINGFORTEST)设计,如果复位信号不是直接来自于I/O引脚,在DFT扫描和测试时,复位信号必须被禁止,因此需要额外的同步电路。状态机(FSM)根据状态数目是否有限可以将时序状态机分为有限状态机(FiniteStatusMachine,FSM)和无限状态机。FSM:Mealy&MooreMealy:米利机的下一状态和输出取决于当前状态和当前输出;-->异步FSMMoore:Moore机的下一状态取决于当前状态和当前输出,但其输出仅取决于当前状态,-->同步FSM状态图或者状态转移表以表格的形式表示在当前状

6、态和输入的各种组合下状态机的下一状态和输出。状态转移图(Statustransitiongraph,STG)是一种有向图,算法状态机(ASM),类似于软件流程图,是时序状态机功能的一种抽象。函数和任务的区别:1)、函数:函数代表了纯组合逻辑,2)、任务:即可以用来表示组合逻辑也可以表示时序逻辑实用大全标准文档阻塞和非阻塞语句的区别:阻塞(=)和非阻塞(<=)语句的最主要的区别在其后的引用它的语句的电路结构上:1)、对于阻塞语句,其综合出的组合逻辑的输出,被馈送到其后引用他的语句的组合逻辑的输入端,也即后面的语句引用其新值;2)、对于非阻塞语句,其综合出的

7、触发器的输出,被馈送到其后引用它的语句的组合逻辑的输入端,也即后面的语句引用其旧值。Me:同步异步时钟域接口信号:异步时钟域的同步分为两种:1)两个域的时钟频率相同,但相位不固定,称为同频异相时钟域的同步。同频异相问题的简单解决办法是用后级时钟对前级时钟数据采样两次。该方法可以有效的减少亚稳态的传输,使后级电路数据都是有效电平值。2)两个时钟域频率根本不同,称为异频时钟域的同步。要可靠地完成异频时钟域同步,可以使用DPRAM或者FIFO,利用上级时钟写数据再用本级时钟读出即可。实用大全标准文档1.同步电路和异步电路的区别是什么?Me:同步电路:其核心逻辑

8、用触发器实现,电路的主要信号。输出信号灯都由某个时钟沿驱动产生。可以很好的避免毛

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。