欢迎来到天天文库
浏览记录
ID:4306215
大小:1.41 MB
页数:46页
时间:2017-11-30
《spi_ip串行外围设备接口毕业论文》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库。
1、摘要SPI是英语SerialPeripheralinterface的缩写,顾名思义就是串行外围设备接口。SPI是一种高速的、全双工、同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间。SPIFlash主要用于代码存储或者其他非易失性存储应用。本设计目的在于完成一个SPIFlashController的设计,相当于在上层的Driver和Flash器件之间建立起一座连接的桥梁。控制器接收上层配置的并行数据和控制信号,经过控制器处理之后以串行的方式发送至Flash
2、器件以完成对Flash的相应的读写等操作。本设计采用VerilogHDL语言,在Vi编辑器中完成设计,并用EDAtool对设计进行了编译、模拟、仿真和调试。最后又在FPGA上对结果进行了实践证明。完成上述全部工作之后,再从功能、面积优化和成本缩减等方面对设计进行分析总结本次毕业设计中获得的宝贵经验。关键词:闪存VerilogHDL串行并行FPGAABSTRACTSPI(SerialPeripheralinterface)isaserialperipheryslaveinterface.SPIisafa
3、st,duplexandsynchronismcommunicationbus.Andthereareonly4pinsonthechipofSPI.ItissoconvenientforwirelayingsofPCB.SPIFlashisidealforcodedownloadaswellasstoringnonvolatilevoice,textanddata.Inthisdesign,IhavefinishedaSPIFlashControllerIPCore.Itconnectstopdri
4、verandflashdevicejustlikeabridge.Thecontrollerreceivetheparalleldataandcontrolsignalconfiguredbytop,andthentheparalleldatawillbeprocessed,andtransmittedtotheflashbySPIinterfaceasserialsignalinordertoexecutethereadorwriteoperationtotheflash.Theprogramact
5、ualizesinVerilogHDL,designedinVIunderlinux.EDAtoolsareusedtosimulate,synthesizeanddebugsuchasDebussy.Afterthedesign’sRTLcodeandsimulation,thisdesignmadeupasystemwithotherIPonaFPGAplatforminordertocheckthedesign.Afteralltheworkabovefinished,thispaperanal
6、yzethefunction,areaandcostoftheSPIflashcontroller,summarizetheexperienceofthegraduationdesign.Keywords:FlashVerilogSERIALCOLLATERALFPGA毕业设计(论文)原创性声明和使用授权说明原创性声明本人郑重承诺:所呈交的毕业设计(论文),是我个人在指导教师的指导下进行的研究工作及取得的成果。尽我所知,除文中特别加以标注和致谢的地方外,不包含其他人或组织已经发表或公布过的研究成果,也
7、不包含我为获得及其它教育机构的学位或学历而使用过的材料。对本研究提供过帮助和做出过贡献的个人或集体,均已在文中作了明确的说明并表示了谢意。作者签名: 日 期: 指导教师签名: 日 期: 使用授权说明本人完全了解安阳工学院关于收集、保存、使用毕业设计(论文)的规定,即:按照学校要求提交毕业设计(论文)的印刷本和电子版本;学校有权保存毕业设计(论文)的印刷本和电子版,并提供目录检索与阅览服务;学校可以采用影印、缩印、数字化或其它复制手段保存论文;在
8、不以赢利为目的前提下,学校可以公布论文的部分或全部内容。作者签名: 日 期: 目录第一章引言1第二章SPIFLASHCONTROLLER简介32.1SPI简介32.2SPIFlash简介5第三章SPIFLASHCONTROLLER设计环境73.1VerilogHDL语言简介73.2Linux系统下的设计开发环境简介83.3数字电路设计方法93.4VerilogHDL的设计流程93.5编译、模拟仿真EDAtool简介
此文档下载收益归作者所有