欢迎来到天天文库
浏览记录
ID:42890457
大小:189.20 KB
页数:3页
时间:2019-09-20
《145152频率合成器及其应用》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库。
1、&’$()$)*频率合成器及其应用!"#!!电路与设计&’$()$)*频率合成器及其应用空军第一航空学院董兵张庆海钟循进!"#$%#&’()(&*+#*,-#"./0120234&56*7899:,’4*,;&=JKLM6KLNOPKLQ6KLOP6NOJKLRSKT6K摘要:&’$()$)*是&+,+-+./公司生产的频率合成器。它采用并行码输入方式,并具有由$(根并行输入数据线编程的’&+0!.01锁相环,可用于需要频率合成或需改变分频比的应用电路中。本文介绍了该芯片的结构、原理、管脚功能及其应用电路。关
2、键词:频率合成;计数器;单片机;&’$()$)*分类号:,;B(*文献标识码:M文章编号:$::
3、环频率合成器,其内部组成框图如图$所示。该芯片分频比有4种选择,其参考地址码与分频比的关系内含参考频率振荡器、可供用户选择的参考分频器见表$所列。2$*34-+&参考译码器和$*5678-计数器9、双引脚*<、*B2+0’1;、+0’+C,9为参考振荡端,当端输出的鉴相器、控制逻辑、$:位可编程的$:5678两引脚接上一个并联谐振晶体时,便组成一个参考;计数器、<位可编程的<5678/计数器和锁定检频率振荡器。但在+0’1;到地和+0’+C,到地之间一测等部分。其中,$:5678;计数器、<5678/计数器、
4、般应接上频率置定电容2一般为$)DE左右9。+0’1;模拟控制逻辑和外接双模前置分频器组成吞脉冲程也可作为外部参考信号的输入端。序分频器,吞脉冲程序分频器的总分频比为:=>引脚$2?’+9为输入信号端,将输入信号交流?;@/。耦合到本引脚,其输入信号频率应小于F:&GH。引脚$:、*$!*)2/为<5678/计数器的)!/:9*%管脚排列及功能分频端。其预置数决定了8?I2?@$9双模前置分图$&’$()$)*内部组成方框图图*&’$()$)*引脚排列图万方数据!""!《国外电子元器件》#$$$年第%期#$$
5、$年%月表&参考地址码与总参考分频比的关系参考地址码总参考’()’(&’(*分频比***+**&,"*&*&)+*&&)-,图.!/和!0波形图&**-&)号加到双模分频器即可实现模式变换。在一个计数&*&&*)"周期开始时,“23”处于低电平,一直到(下行计满&&*&&,*它的编程值为止,然后,“23”跳为高电平,并一直&&&)*"+维持到5;计数器下行计满编程的剩余值8;!频器的5678694:的次数。(:。;计数器计满量后,“23”复位为低,两个计数引脚44"#$8;为4$=>?5;计数器的分器重新预置
6、到各自的编程值上,再重复上述过程。<";$:频端。引脚#A8BC:为锁定检测端,用于锁定输出信引脚@、A8!、!为鉴相器双输出端,用于输出号。当环路锁定时8即!与!同频同相:,该信号为!"#/0环路误差信号。如果$或$的相位超前$,则高电平;当环路失锁时,BC为低电平。%&$"%"!%变为低电平而!"仍为高;如果$%’$"或者$%的.D应用实例相位滞后$,则!跳为低电平而!保持为高;如果""%$%($"并$%与$"同相,则!%和!"保持高电平,仅图1为开发设计的铁路专用4%$2EF超短波在一个很短的时间内二者
7、同时为低电平。其波形如干扰定向仪部分电路,其中G2接收机23..H.中图.所示。的压控振荡器输出的频率通过双模预分频器引脚<823:为模式控制端,输出的模式控制信234#$4@预分频,再输出到可编程并8下转1H页:图1234%14%#应用电路万方数据!"#!《国外电子元器件》$%%%年第&期$%%%年&月图.678$.封装的固定增益运放-/$单电源交流耦合反相放大器图$内置输入保护结构由123-40&5123-$0&组成的单电源交流耦要驱动更大的电容负载,在运放的输出端和负载之合反相放大电路图如图-(*)所示
8、。该电路的传递函间应串联一个电阻,电阻值应在输出精度和稳定时数为:间之间有所折衷。!"#$%!--+.&!’(()*+),)./0小型封装,使用灵活-/.双电源交流耦合同相放大器123-40-5123-40&封装于很小的&引脚选用123-40-5123-$0-组成的电源交流耦678$.内’见图.)。由于它们已经是完整的电路单合同相放大电路如图-(+)所示。放大电路的传递函元,外部连线较少,因而整个电
此文档下载收益归作者所有