数字逻辑设计实验02基本逻辑门电路实验2

数字逻辑设计实验02基本逻辑门电路实验2

ID:42824112

大小:985.61 KB

页数:7页

时间:2019-09-22

数字逻辑设计实验02基本逻辑门电路实验2_第1页
数字逻辑设计实验02基本逻辑门电路实验2_第2页
数字逻辑设计实验02基本逻辑门电路实验2_第3页
数字逻辑设计实验02基本逻辑门电路实验2_第4页
数字逻辑设计实验02基本逻辑门电路实验2_第5页
资源描述:

《数字逻辑设计实验02基本逻辑门电路实验2》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实验二基本逻辑门电路实验(2)一、实验目的1、通过实验学习掌握QuartusII软件的基本操作流程。2、通过实验理解逻辑门电路Z间的相互转化方法。3、学习QuartusII软件的“编程”功能。二、实验步骤1、打开本次实验所用项目的目录一一“EXP02”。(注意:请到百度云盘上下载)2、通过双击目录中的EXP02.qpf文件图标,打开己经预先创建好的工程。dbEXP02.bd£QuartusIIBlock..11KBEXP02.fit.rptRPT文件67KBEXP02.flow,rptRPT文件8KBEXP02.pinFIN文祚20KBEXP02.qs

2、QSF文侔3KBHr0^一mcrementaidbEXP02.doneDONE文件1KBEXP02.fit.smsgSMSG文件1KBEXP02.map.rptRPT文件19KBEXP02.po£POF文祥513KBEXP02.sof件文KBF8EaPOZ,asm.rptRPT文件9KBEXP02.dpfDFF文禅1KBEXP02,fit.summarySUMMARY文件1KBEXP02.map.summarySUMMARY文件1KBXP02.qp£MartusIIProje...KBPlEXP02,tan.rptRPT文件10KBEXP02.tan.

3、summarySUMMARY文件1KB图1工程文件图标(qpf表示quartusprojectfile)图2打开的工程窗口3、点击菜单uProjectNavigator->Files"选项,然后打开文件“EXP02・bdfS这是工程中设计好的一个电路图。XProjectNavigator图3通过点击工程浏览视图中的文件选项可以看到工程中的文件4、工程中设计的电路图如图4所示,输入逻辑为“A”和“B”,输出逻辑为“/A”,“/B”,“AB”和“AorB”。"・•?・・•・・・•・・・・•・・・•・・,・辿询〒str押。〒I亍…用图4电路图5、这是对工程进

4、行编译,点击工具栏的编译按钮:旷6、编译完成后,点击菜单上的aAssignments->Pins"选项打开管脚分配窗口。因为已经编译了工程,所以这时已经可以在窗口中看到管脚信息。分配管脚如下:A——69,B——70,/A——119,/B——118,AB——115,AorB——114空QuartusII一C:/Docu>entsandSettings/Ad>inistratoJTrolFileEditViewProject1MMAssignmentsProcessingToolsWindowHProjectNavigatorDevice...63File

5、s丄器

6、EXPCI2・bd£TimingAnalysisSettings.・・勺夕EDAToolSettings..・Settings・・・Ctrl+Shi£t+EClassicTimingAnalyzerWizard・・・AssignmentEditorCtrl+Shi£t+APinPlannerRemoveAssignments.・・

7、gDemoteAssigrjTients.・・fjj.Back-Annot^teAssignment£・・・ImportAssignments.・・Ctrl+Shift+N^Hierarchy,[=)Files胡De

8、signExportAssignments.・・Assigrunent(Time)Groups.・・TasksFlow:(CompilationiTaskR^卷5TimingClosureFloorplan金LogicLockRegionsWindow(^]DesignPartitionsWindow图5选择分配管脚选项Alt+LAlt+D图6分配管脚窗口7、分配完成后,再次编译工程,点击编译按钮:》。编译完成后可以看到电路图中出现分配后的管脚信息。同时,工程目录屮也生成一个“EXP02.sof”文件,这是用于向FPGA芯片屮编程的文件。8、点击工具栏

9、上的编程按钮:点击按钮后,Programmer窗口打开了。9、通过USB・Blaster仿真器,利用“JTAG”接II将编译成的“sof”文件下载到芯片上,连接线路后验证实验结果。实验连线:FPGA单元69.70连接CON单元的K6.K7,FPGA单元119、118.115、114连接FPGA单元L0—L3o□回区)诃QuartusII一C:/Docu>entsandSettings/Adainistrator/桌面/EXP02/EXP02一EXP02一[EXP02.cdf]图8编程窗口,点击“Sum”按钮开始下载程序到FPGA芯片1)下载窗口的左上角

10、按钮HardwareSetup”,可以用来设置下载用的仿真器。点击这个按钮激活aHardwar

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。