SOC主控芯片设计进度控制研究

SOC主控芯片设计进度控制研究

ID:42481210

大小:1.37 MB

页数:65页

时间:2019-09-15

SOC主控芯片设计进度控制研究_第1页
SOC主控芯片设计进度控制研究_第2页
SOC主控芯片设计进度控制研究_第3页
SOC主控芯片设计进度控制研究_第4页
SOC主控芯片设计进度控制研究_第5页
资源描述:

《SOC主控芯片设计进度控制研究》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、SOC主控芯片设计进度控制研究ResearchonschedulecontrolofSOCmasterchipdesign工程领域:项目管理作者姓名:冯林指导教师:尚天成教授企业导师:李晓恭高工天津大学管理与经济学部二零一七年十一月万方数据万方数据万方数据万方数据摘要SOC主控芯片作为集成电路中最重要的一个组成部分,其智力密集和资本密集的行业特点,使其对项目进度控制要求严格。但SOC主控芯片设计项目本身是高度创造性活动,工程师的工作意愿及高强度工作下的疲劳烦躁等因素会导致生产效率降低,项目发生延误。尽管有关项目进度控制的研究成果比较丰富,但是尚不能满足SOC主控芯片进

2、度控制的要求。针对集成电路行业特点以及SOC主控芯片设计项目中存在的工期延误问题,本论文通过对比关键路径法、计划评审法和关键链法三种进度管理方法,选定关键链法作为主要分析方法。在分析SOC主控芯片设计项目的特点及设计进度拖延原因的基础上,重点研究了SOC主控芯片设计项目中关键链的设置方法,并得到研究结果。案例分析证明了修正后的关键链缓冲区设置方法的有效性和适用性,符合SOC主控芯片设计项目的实际情况,可以缩短项目工期,减少项目延误的发生。本文的研究结果既拓展了SOC主控芯片设计项目进度控制的已有研究领域,又为解决目前SOC主控芯片设计项目中项目延误率提升的问题提供了一

3、条路径,有助于提高项目的整体绩效,降低项目成本。关键词:主控芯片设计,进度控制,关键链法,设置缓冲区I万方数据II万方数据ABSTRACTAsthemostimportantpartofintegratedcircuit,SOCmasterchipischaracterizedbyintelligenceintensiveandcapitalintensiveindustry,whichmakesitstrictinprojectschedulecontrol.ButSOCmasterchipdesignprojectitselfishighlycreativeact

4、ivity.Engineers'willingnesstoworkandhighintensityfatigueandotherfactorswillleadtolowerproductionefficiencyanddelays.Althoughtheresearchresultsoftheprojectschedulecontrolareabundant,itisstillunabletomeettherequirementsoftheschedulecontroloftheSOCmasterchip.Inviewofthecharacteristicsofthe

5、integratedcircuitindustryandthetimedelayinthedesignofSOCmasterchip,thisdissertationcomparesthreeprogressmanagementmethods,includingcriticalpathmethod,planreviewmethodandcriticalchainmethod,andselectsthecriticalchainmethodasthemainanalysismethod.BasedontheanalysisofthecharacteristicsofSO

6、Cmasterchipdesignprojectandthereasonsforthedelayofdesignprogress,thekeychainsettingmethodofSOCmasterchipdesignprojectismainlystudied,andtheresearchresultsareobtained.Caseanalysisprovesthatthemodifiedcriticalchainbuffersettingmethodiseffectiveandapplicable,whichisinlinewiththeactualsitua

7、tionofSOCmasterchipdesignproject.Itcanshortenprojectdurationandreduceprojectdelays.TheresultsofthisstudynotonlyexpandtheresearchfieldforSOCmasterchipdesignprojectschedulecontrol,andprovidesapathtosolvetheproblemofdelayratetoenhancethecurrentprojectSOCmasterchipdesignproject,hel

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。