《测频仪的设计》PPT课件

《测频仪的设计》PPT课件

ID:41912975

大小:3.58 MB

页数:113页

时间:2019-09-04

《测频仪的设计》PPT课件_第1页
《测频仪的设计》PPT课件_第2页
《测频仪的设计》PPT课件_第3页
《测频仪的设计》PPT课件_第4页
《测频仪的设计》PPT课件_第5页
资源描述:

《《测频仪的设计》PPT课件》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、情境五测频仪的设计子情境1控制电路的设计相关知识一、时序逻辑电路的特点按照逻辑功能和电路组成的不同,数字电路可以分为组合逻辑电路和时序逻辑电路两大类。时序逻辑电路的输出不仅取决于当时的输入,还与电路原来的状态有关,即具有记忆功能。时序逻辑电路,简称时序电路,图5.1.1所示是它的结构示意框图。时序电路由两部分组成,一部分是已经介绍过的组合逻辑电路,一部分是由触发器构成的存储电路,其中触发器是时序逻辑电路的基本单元。1.逻辑功能特点在数字电路中,凡是任何时刻电路的稳态输出,不仅和该时刻的输入信号有关,而且还取决于电路原来状态的电路,都叫做时序逻辑电路,这既可

2、以看成是时序逻辑电路的定义,也是其逻辑功能的特点。图5.1.1时序逻辑电路框图2.电路组成特点时序逻辑电路的状态是由存储电路来记忆和表示的,所以从电路组成看,时序电路一定包含有作为存储单元的触发器。实际上,时序电路的状态,就是依靠触发器记忆和表示的,时序电路中可以没有组合电路,但不能没有触发器。3.时序逻辑电路的分类时序逻辑电路按状态转换情况的不同可分为同步时序电路和异步时序电路两大类。同步时序电路是指电路中所有触发器都受同一时钟脉冲的控制,它们的状态改变在同一时刻发生;而异步时序电路不用统一的时钟脉冲,各触发器的状态改变不在同一时刻发生。典型的时序逻辑电

3、路有寄存器和计数器。二、时序逻辑电路的基本分析方法时序逻辑电路的分析就是对于给定的时序逻辑电路,求其状态表、状态图或时序图,从而确定该电路的逻辑功能和工作特点。1.分析的一般步骤图5.1.2中给出了分析时序逻辑电路的一般过程,可供参考图5.1.2时序电路分析过程示意图①时钟方程:列出各个触发器时钟信号的逻辑表达式;②输出方程:列出时序逻辑电路各个输出信号的逻辑表达式;③驱动方程:列出各个触发器同步输入端信号的逻辑表达式。(2)求状态方程把驱动方程代入相应触发器的特性方程,即可求出时序逻辑电路的状态方程,也就是各个触发器次态输出的逻辑表达式,因为任何时序电路

4、的状态,都是由组成该时序电路的各个触发器来记忆和表示的。(3)状态计算把电路输入和现态的各种可能取值,代入状态方程和输出方程进行计算,求出相应的次态和输出。这里要注意以下几点;归纳起来,在一般情况下可按下列步骤进行。(1)写方程式。仔细观察、分析给定的时序逻辑电路,然后再逐一写出:②电路的现态,即组成该电路各个触发器的现态的组合;③不能漏掉任何可能出现的现态和输入的取值;④现态的起始值如果给定了,则可以从给定值开始依次进行计算,倘若未给定,那么就可以从自己设定的起始值开始依次计算。(4)画状态图或列状态表、画时序图画状态图或列状态表、画时序图时应注意以下几

5、点:①状态转换是由现态转换到次态,不是由现态转换到现态,更不是由次态转换到次态;②输出是现态和输入的函数,不是次态和输入的函数;③画时序图时要明确,只有当CP触发沿到来时相应触发器才会更新状态,否则只会保持原状态不变。①状态方程有效的时钟条件,凡不具备时钟条件者,方程式无效,也就是说触发器将保持原来状态不变;(5)电路功能说明一般情况下,用状态图或状态表就可以反映电路的工作特性。但是,在实际应用中,各个输入信号和输出信号都有确定的物理含义,因此,常常需要结合这些信号的物理含义,进一步说明电路的具体功能,或者结合时序图说明对时钟脉冲与输入、输出及内部变量之间

6、的时间关系。2.分析举例【例5.2.1】试画出图5.1.3所示的时序逻辑电路的状态图和时序图。图5.1.3例5.2.1图解:(1)写方程式。①时钟方程为CP0=CP1=CP2=CP可见图5.1.3所示是一个同步时序逻辑电路。对于同步时序逻辑电路而言,时钟方程一般都省去不写,因为各个触发器的时钟信号是相同的,都是输入CP脉冲。②输出方程为③驱动方程为(2)求状态方程JK触发器的特性方程(3)状态计算依次假设电路的现在状态。代入状态方程式和输出方程式,进行计算,求出相应的次态和输出,结果见表5.1.1。把驱动方程分别代入JK触发器的特性方程,即可求得状态方程表

7、5.1.1例5.2.1状态表(4)画状态图与时序图,如图5.1.4和图5.1.5所示。图5.1.4例5.2.1状态图图5.1.5例5.2.1时序图(5)有效状态、有效循环、无效状态、无效循环、能自启动和不能自启动的概念。①有效状态与有效循环。有效状态:在时序逻辑电路中,凡是被利用了的状态,都叫做有效状态。例如,在图5.1.4所示状态图中,图5.1.4(a)里的6个状态被利用了,故都是有效状态。有效循环:在时序逻辑电路中,凡是有效状态形成的循环,都称为有效循环。例如,图5.1.4(a)所示的循环就是有效循环,其中的6个状态都是有效状态。②无效状态与无效循环。

8、无效状态:在时序逻辑电路中,凡是没有被利用的状态,都叫做无效状态。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。