EDA综合实验1报告

EDA综合实验1报告

ID:41758707

大小:275.73 KB

页数:4页

时间:2019-08-31

EDA综合实验1报告_第1页
EDA综合实验1报告_第2页
EDA综合实验1报告_第3页
EDA综合实验1报告_第4页
资源描述:

《EDA综合实验1报告》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、学生实验报告系别电子信息学院课程名称《EDA综合实验》班级13电信B实验名称8位加法器的设计姓名实验时间2015年9月12R学号20130103020指导教师陈李胜成绩批改时间2015年月日报告内容一、实验目的和任务利用QuartusII原理图输入方法设计简单组合电路,通过一个8位全加器的设计掌握利用EDA软件进行原理图输入方式的电子线路设计的详细流程。按照上而的“8位加法器的EDA流程”学习使用QuartusII软件,熟悉EDA设计流二、实验原理介绍一个8位全加器可以由2个4位全加器构成,加法器间的进位可以用串

2、行方式实现,即将低位加法器的进位输出cout与相邻的高位加法器的最低进位输入信号cin相接。三、设计代码(或原理图)、仿真波形及分析主要是用了两个74283组合成加法器,C0UT与下一级CIN实现进位,最后实现s二A+B。这个是各端口对应试验箱的引脚:itionedinto1aub・sixulationa◎SmdotwnRepo»t•SmJobonWavcfSparted!Mode

3、jTAGReparl«rfDeviceChecksumUseroodeRogramZCcnfigureVer勿Blank-Check

4、Emrriw

5、*笔f®

6、EiaseISPCLAMPEPir30T144OOOOCFOB0000007FH□□□□口□楼part

7、◎Compi域mReport•FlowSurrmary

8、邑partvMZH・dvo(e$elup.

9、By^

10、39m…]PoWc*EMAAbtxiQ列一...恵皑100w«Ncitf・VimlwcN«wd[■io*«

11、!K*二]

12、Hrw-aiCutfccrge]W]OK~]AxagrweftiAp-AAIUJS(1JUmwviwIAgUM44«9^dUM"th•狎5dIT■⑷5•狎gl臥lUmnyrml5SlUJOmm*/**!TH屮⑵mm钗TNA恫UMwvmj♦财OOUT2Vl<-^—»N«・J升y«14谆gUr.iwdUrtwvgrwd—M2I"SI3IUn»::^eduTSMIi>b*>4q^“W压

13、UfWiMVw

14、dllfW4a^W*dllrMKa^RMlun^wd*U«*B(U

15、UT«v>edm——I2

16、"kxrS⑶Uwi^wdUrw»edAhV[d]llrM«p^dllrw^vtfl⑹UnMa^wd<>bartDUT2Unw^edV<>■44■讥)■JIIC1m«1(;T«jUD9Aoal.-*・•writ・.»«■■eMTtU89;♦:«4rscu■”科m・.•QUioepin•All]*todtf&iMtXQD"XT1"x«1*.S*3n«icTiaia?Analyzer*•>rsccef^Sul・Gesrc;

17、>・Cvarnizjs仿真出来的波形图:lattr*n*rS■❷vFlrvSt«irk

18、6]10.0DS400nsmEZgc[17]X16Q]沃[139】128+11=139~Y[193X[132~X[206]~X[28]1⑴X~[T反1~X~丽]~X【147]X【202】X⑴】X[163)X[132)[233]四、实验结论与心得这次实验第一次使用QuartusII软件并用侦件描述语言VHDL完成设计文件,了解了电子设计自动化的优点。EDA设计能够提高电路设计的效率和可操作性,使设计者更加轻松的进行设计操作。其实使用软件的基木功能并不难,毕竞软件设计出來就是给人们使用的,重要的是要掌握其屮的技巧

19、和电路设计的思想。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。