基于NiosII的JPEG图像显示系统研究

基于NiosII的JPEG图像显示系统研究

ID:41734926

大小:141.59 KB

页数:5页

时间:2019-08-30

基于NiosII的JPEG图像显示系统研究_第1页
基于NiosII的JPEG图像显示系统研究_第2页
基于NiosII的JPEG图像显示系统研究_第3页
基于NiosII的JPEG图像显示系统研究_第4页
基于NiosII的JPEG图像显示系统研究_第5页
资源描述:

《基于NiosII的JPEG图像显示系统研究》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、基于NiosII的JPEG图像显示系统研究时间:2007-10-24來源:作者:郭晓河点*:1093字体大小:【大中小】随着多媒体通信技术的发展,人们不再满足单一文字或声音的传递,从普通电话到视频电话,从SMS(shortmessagingservice)至0EMS(enhaneedmessageservice)MMS(multimediamessagingservice),多媒体技术逐渐进入千家万户。因此,研究如何高效地处理多媒体信源,止其更方便有效地存储和传输是IF-常必要的。JPEG标准作为图像压缩编码的一项重要技术,不仅适用于静止图像的编码,其分J

2、cM-JPEG也适用于低成木场合的运动图像编码。现在的图像显示卡C发展到高速处理3D图像的水平,但是,对静止图像JPEG压缩的评测仍是一项基本指标。FI前的嵌入式处理器种类繁多。ZMtera公司的Nios11处理器是用丁•可编程逻辑器件的可配置的软核处理器,与Ahera的低成木的CycloneFPGA组合,具有很高的性价比。木系统采用Nios11和CycloneEP1C6嵌入式系统开发板,以及VGA显示器,实现了个嵌入式JPEG图像显示系统。1总体设计及系统架构JPEG图像显示系统有三人功能:JPEG图像的存储、解码和显示。基木原理如图1所示。利用串口通信

3、、USB接口或以太网数据传输获収JPEG图像压缩数据并将数据存入高速存储器(Flash或SRAM);图像的解码主要包括预处理、Huffman解码、反暈化、IDCT变换;图像显示是将解码后的图像数据转换为适合VGA工业标准的RGB信号,再利用D/A转换,最后显示原始图像。JPEG图像压编数据获取JPEGP5In图頻码=>豔3溜图1JPEG图像显示系统的基本原理框该系统在结构上分为3层:系统硬件平台、操作系统和基于IDCT解码算法。最底层是系统硬件平台,是系统的物理基础,提供软件的运行平台和通信接II。系统的硬件平台在Altera的Nios11Cyclone嵌

4、入式系统开发板上实现,显示器采用VGA标准的显示器,可输出人小为640x480像素、分辨率为500dpi的24位真彩色图像。第2层是操作系统,采用uCOSILuCOSII是一个基于抢占式的实时多任务内核,可固化、可剪裁、具有高稳定性和町靠性。这•层提供任务调度以及接口驱动,同时,通过硕件小断来实现系统对外界的通信请求的实时响应,如对以太网数据流传输的控制、对串口通信的控制等。这种方式可以提高系统的运行效率。最上层是JPK3图像解码核心算法的实现。该算法高效地对压缩图像数据进行解码处理和空间域的转换。采用C语言在Nios11的集成开发环境(IDE)中实现。2

5、系统硬件的设计与实现2.1NiosII嵌入式软核处理器简介Nios11恢入式处理器是Altera公司于2004年6月推出的笫2代用于可编程逻辑器件的可配置的软核处理器,性能超过200DMIPSo基于哈佛结构的RISC通用嵌入式处理器软核,Nios11能与用户逻辑相结合,编程至Altera的FPGA中。处理器具有32位指令集,32位数据通道和可配置的指令以及数据缓冲。它特别为可编程逻辑进行了优化设计,也为可编程单芯片系统(SoPC)设计了一套综合解决方案。Nios11处理器系列包括3种内核:一种是高性能的内核(Niosll/f);一种是低成木内核(Niosl

6、l/e);一种是性能/成木折屮的标准内核(NiosH/s),是前两种的平衡。本系统釆用标准内核。Nios11处理器支持256个具有固定或町变时钟周期操作的定制指令;允许Nios11设计人员利用扩展CPU指令集,通过提升那些対时间敏感的应用软件的运行速度,來提高系统性能。2.2硬件平台结构系统的硬件平台结构如图2所示。本系统采用USB至UART桥接器CP2102实现与上机位的通信。由SliconLaboratories推岀的CP2102,使RS232升级到USB接口更加简单,原先采用RS232小口通信方案的设备在软件上无需作改动即可直接升级到USB。CP21

7、02内建EEPR0M、稳床器、USB收发器和整合式内部振荡器。这套组件述包含完整的USB2.0全速(full.speed)装置控制器、桥接控制逻辑以及传送/接受缓冲器和调制解调器商议讯巧(handshakesignal),这些功能金都整合至5mmx5mm的小烈封装内。图像数据传输的流程是:首先初始化串口UART的各个寄存器,主耍是接受寄存器(rxdata)、发送寄存器(tx.data)、状态寄存器(status)、控制寄存器(control)、波特率分频器(divisor)等;然后传输等待,图像数据以115200bps的速率进人数据寄存器,再通过DMA存入

8、Flash。2系统硬件平台结构本系统硬件平台主要是在Nios11C

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。