资源描述:
《数字电路考题和答案解析》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、浙江理工大学2005-2006学年《脉冲与数字电路》期末考试(A)专业:自动化04()姓名:学号得分:一、填空(共20分J分/空)K将二进制数(1010101.0011)2分别转换成下列进制数:十进制数;八进制数;十六进制数o2、TTL集成电路中多发射极输入级既完成了的逻辑功能,又提高了电路的O3、已知L=AB+CD,其反函数的最简与或表达式为O4、要组成容量为16Kx32位的ROM,需要片容量为4心8位的ROMo5、在下列JK触发器、RS触发器、D触发器和T触发器四种触发器中,同时具有保持、置置0和
2、翻转功能的触发器是6、逻辑函数式A㊉入等于o7、寄存器按照功能不同可分为两类:寄存器和随机寄存器。8、常见的脉冲产生电路有常见的脉冲整形电9、一个基本RS触发器在正常工作时,它的约束条件是斤+£=1,则它不允许输入£=的信号。10・常用的BCD码有等。二、判断题(10分,1分/题)仁若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。()2、数电技术中用的8421码不是恒权码。3、逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。TTL与非门的多余输入端可以接定咼电平。()5、
3、一般TTL门电路的输出端可以直接相连,实现线与。()6、卡诺图是用图形来描述逻辑函数的一种方法。()7、优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。()8、环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新。()9、施密特触发器有两个稳定的状态,但这两个状态依懒于输入信号的幅值。()10、ROM存储器中的信息只能读出不能写入。三.将下列逻辑出数化简与或表达式(共10分,5分/题)k彳匕简Y=(A+AB+P+CD+BAD)(A(AC+BD)+B{C+DE)+BC)2、化简Y
4、=乙(0,1,4,7,9,10,15)+£2,5,8,12,13。叽!作图题(共40分,5分/题)K试画岀图(1)所示电路的输出(Qi、Q2和Z)时序图,设初态Qi=Q2=0ocpJULRJUL2、已知D触发器构成的时序电路及输入波形如图(2)所示,设初态Qi=Q2=0,试画出QuQ2的波形图。cp_FLPl_FLFLFLH_T7LH_Qy_图(2)五、分析电路(共25分)K分析图(3)所示电路的逻辑功能,写出逻辑函数式,列出真值表,说明其功能。(40分)GsA4图(3)2、对图(4)所示的计数器,请
5、回答下列问题:(1)画出状态转换图;(2)在电路转换图保持不变的条件下,把电路中的触发器改成D触发器;(3)用最简单的方法把电路改成八进制计数器。(15分)图(4)六、设计电路(共25分)1、设计一个串行数据检测电路,对它的要求是:连续输入三个1或者三个以上[时输出为1,其他情况下为0o(10分)2、用D或JK触发器设计一套同步时序电路,已知x=o时,电路以6进制方式计数;当乂=1时,电路以7进制方式计数,并在计到101(x=o)或"0(x=i)时,有进位输出z=io(15分)(要求:画出状态转换图和
6、逻辑图,写出状态方程、驱动方程和输出方程)o答案填空k85.1875:125.14;55.32、与;开关速度3、AC+AD+BC-^BD4、85、JK触发器6、17、只读寄存器;随机寄存器8、多谐振荡器;施密特触发器;单稳态触发器9、0;010、8421码;余3码;2421码;5211码二、判断题1>X;2、X;3、X;4、J;5、X;6、J;7、V;8.x;9、x;10x三、化简题KY=AB+BC+BD2、Y=C+BD+BD-_r^LLmr五、电路分析题K全加器&;JHI!rl(5分)S=A〕©A2
7、®CiG二刍舛+出㊉码•G_]AiA2Ci-1sCi0000000110010100110110010101011100111111(5分)2、画状态转换图。4个触发器组成右移连接,所以0,0,0的次态不言而喻。只有左起第一个触发器尸片的状态方程有别,但可以直接写出为=Q;Q:Q:+Q:Q;=Q;Q:+Q:㊉Q:所以其状态转化图为0100-*-100014KH4U(H(HA01QIlIU00-*-0ll0^-10ll(5分)(2)把电路中的触发器改成D触发器。由电路图可知。触发器“2、FF.尸巧
8、可直接用D触发器代替,并且前级输出直接接到后级d输入端即可,对触发器碍,令d严®Qr+a”㊉⑴即可,电路如下图所示:(5分)(3)把电路改成八进制计数器,最简单的方法就是将电路改成八进制扭环形计数器,如下图所示:CP—i(5分)六、电路设计1、解:分析:电路应至少有4个不同状态,即SO——没输入1之前状态S1——输入1个1后的状态S2——输入2个1后的状态S3——输入3个1或3个以上1后的状态严/YszyXsn01SoSo/OS]/0SiSo/OS2/0