电子词典设计方案

电子词典设计方案

ID:41547796

大小:229.69 KB

页数:23页

时间:2019-08-27

电子词典设计方案_第1页
电子词典设计方案_第2页
电子词典设计方案_第3页
电子词典设计方案_第4页
电子词典设计方案_第5页
资源描述:

《电子词典设计方案》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、硬件设计方案根据第二章介绍的ARM芯片的选择原则,此处选择集成了丰富的外围功能模块,便于低成本设计嵌入式应用系统的S3C44B0X处理器作为系统的主控制器。利用其内置的LCD控制器实现LCD控制接口;利用TTC总线控制器实现键盘控制接口;利用ADC转换器实现触摸屏控制接口;利用UART实现调试接口;利用GPTO连接LED灯显示有关状态。利用其内置的LCD控制器实现LCD控制接口;利用IIC总线控制器实现键盘控制接口;利用ADC转换器实现触摸屏控制接口;利用UART实现调试接口;利用GPIO连接LED灯显示有关状态。电子词典方案设计软件设计方案本电子词典软件主要完成键盘操作、菜单操作及LC

2、D显示功能,根据软件模块化设计方法将系统软件分为三个模块:词库编写、功能控制软件设计、人机交互接口功能设计。电子词典硬件设计硬件资源分配最小系统简介显示模块(输出设备)触摸屏及键盘模块(输入设备)I/O端口设计硬件资源分配片选信号选择的接口或器件片选控制寄存器S44B0地址范围nGCSOFLASHBANKCONO0x0000_0000〜OxOlBFFFFFnGCS6SDRAMBANKC0N60x00_0000〜OxODFFFFFF中断信号功能INTO触摸屏中断源1NT2键盘中断源最小系统简介电源电路系统时钟电路复位电路存储器UART接口电路JATG接口电路JATG接口电路UART接口电路

3、I/O+3.3V最小系统简介嵌入式最小系统是指由保证嵌入式微处理器可靠工作所必须的基本电路组成的系统。处理器单元时钟单元复位单元存储器单元供电电源调试接口基于ARM的嵌入式最小系统基于ARM核的微处理器电源电路复位电路时钟电路存储器电路(FLASH和SDRAM)UART接口电路JTAG调试接口电源电路电源芯片:LT1085输入:DC+5V输出:S3C44B0X+2.5VVout=1.25x(1+7?2/7?l)u?vcc$v亠3VTNVOUTADJLT10852亠VCC3.3V土C?_C?1厂J120Rr-+c?1mm!—c。GND47uFn)二c?luF1R2200RlL47uFnin

4、Fv•.y系统时钟电路根据S3C44B0X的最高工作频率以及PI丄电路的工作方式,选择8MHz有源晶振,8MHz晶振频率经过S3C44B0X片内的PLL电路倍频后,最高可以达到66MHzo系统RTC单元时钟源直接由晶体(32.768kHz)提供,PLLCAPkVDD33EXTAL1SNlHzXTAL1X10132768Hz复位电路复位芯片:TMP811S,手动复位,实时监控系统的电源,一旦系统电源低于系统复位的阀值(2.9V),TMP811S将会自动输出低电平复位信号,对系统进行复位U12024SB1分但D33<31口37VCCRESETMRGNDIPM811nRESETR120210

5、0K7存储器FLASH芯片:AM29LV160DB,8MByte(2MX8Bit/lMX16Bit)采用+3.3V供电输岀数据宽度为16位片选信号直接连接S3C44B0X的nGCSO信号SDRAM芯片:HY57V651620B8MBytc(4BanksXIMX16Bit)采用+3.3V供电输岀数据宽度为16位片选信号直接连接S3C44B0X的nGCS6信号UART接口电路R5I6RS23?丁丫丁)°HS232丄XDORTSOCTSOR518CTS1°VDDCl-yrCl-CAV*V*GNDC2-T1INRIOUTT2INR2OUTT1OUTp]TNTT2OUTR2INU3VD138AI

6、AX32321413—{—C51O.100啞VDD3316C509lOOnE?611MS232R:So13RS23200丐—f—C512lOOnFRS232mi12RS232.TXDl11CTS:9i_B^232KS〉32RTS110C515C516VDD33r6厂】6115R2OUTT2INRIOUTT1INR2INT2OUTR1INT1OUTGNDC2・V-C2*V-Cl-VDDCl-NIAX3232U5078—IT145—Lc5174

7、lOOnF3—Lc5181

8、lOOnFJATG接口电路<1J505572%zxI5>H31ODB9J506-O—O-O—O-o—o-oDB9U.4R

9、T0CART]JTAG(JointTestActionGroup)联合测试行动小组是IEEE的标准规范,主要用于芯片内部测试及对系统进行仿真、调试。ARM内部提供了JTAG型的扫描链,可以进行调试和配置嵌入式的1CE-RT逻辑。JTAG仿真器是通过ARM芯片上的JTAG边界扫描链与ARM内核进行通信,属于完全插入式(不占用片上资源)调试。通过JTAG接口,可对芯片内部的所有部件进行访问,14针接口和20针接口。VTDD334J6OP

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。