欢迎来到天天文库
浏览记录
ID:41128835
大小:66.00 KB
页数:8页
时间:2019-08-17
《2006年10月自考计算机组成原理模拟试题》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、2006年10月自考《计算机组成原理》模拟试题 第一部分 选择题(共15分) 一、单项选择题(本大题共15小题,每小题1分,共15分。在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1.若十进制数据为137.625,则其二进制数为( )。 A.10001001.11 B.10001001.101 C.10001011.101 D.1011111.101 【分析】十进制数转化为二进制数时,整数部分和小数部分要用不同的
2、方法来处理。整数部分的转化采用除基取余法:将整数除以2,所得余数即为2进制数的个位上数码,再将商除以2,余数为八进制十位上的数码……如此反复进行,直到商是0为止;对于小数的转化,采用乘基取整法:将小数乘以2,所得积的整数部分即为二进制数十分位上的数码,再将此积的小数部分乘以2,所得积的整数部分为二进制数百分位上的数码,如此反复……直到积是0为止。此题经转换后得八进制数为10001001.101。 【答案】B 2.如果[X]补=11110011,则[-X]补是()。 A.11110011 B.
3、01110011 C.00001100 D.00001101 【分析】不论X是正数还是负数,由[X]补求[-X]补的方法是对[X]补求补,即连同符号位一起按位取反,末位加1。本题[-X]补就是00001101。 【答案】D 3.一个n+1位整数移码的数值范围是( ) A.-2n+1<2N-1B.-2n+1≤x<2n-1 C.-2n≤x≤2n-1 D.-2n+1≤x≤2n-1 【分析】字长为n+1位,符号位为1位,则数值位为n位。当表示负数时,符号
4、位为0,数值位全0为负数且值最小,为-2n;当表示正数时,符号位为1,数值位全为1时值最大,为2n-1 【答案】C 4.快速进位加法器的进位生成信号g和进位传播信号p,其中g和p定义为:gi=xiyi,p=xi+yi。第i位加法器产生的进位是( )。 A.xi+yi B. C. D.xiyici 【分析】在设计多位的加法器时,为了加快运算速度而采用了快速进位电路,即对加法器的每一位都生成两个信号:进位生成信号g和进位传播信号p其中g和p定义为:gi=xiyi,p=xi+y
5、i。第i位加法器产生的进位:。 【答案】B 5.原码乘法是()。 A.先取操作数绝对值相乘,符号位单独处理 B.用原码表示操作数,然后直接相乘 C.被乘数用原码表示,乘数取绝对值,然后相乘 D.乘数用原码表示,被乘数取绝对值,然后相乘 【分析】原码一位乘法中,符号位与数值位是分开进行计算的。运算结果的数值部分是乘数与被乘数数值位的乘积,符号是乘数与被乘数符号位的异或。 【答案】A 6.动态半导体存储器的特点是() A.在工作中存储器内容会产生变化 B.每次读出后,需要根据原存内
6、容重新写入一遍 C.每隔一定时间,需要根据原存内容重新写入一遍 D.在工作中需要动态地改变访存地址 【分析】动态半导体存储器是利用电容存储电荷的特性记录信息,由于电容会放电,必须在电荷流失前对电容充电,即刷新。方法是每隔一定时间,根据原存内容重新写入一遍。 【答案】C 7.主存储器和CPU之间增加高速缓冲存储器的目的是( )。 A.解决CPU和主存之间的速度匹配问题 B.扩大主存储器的容量 C.扩大CPU中通用寄存器的数量 D.既扩大主存容量又扩大CPU通用寄存器数量 【分析】高
7、速缓冲存储器是为提高存储器带宽而在主存储器速度匹配问题。 【答案】A 8.指令系统中采用不同寻址方式的目的主要是( )。 A.实现存储程序和程序控制 B.缩短指令长度,扩大寻址空间,提高编程灵活性 C.可以直接访问外存 D.提供扩展操作码的可能并降低译码难度 【分析】计算机的指令系统中对操作数的寻址采用不同的寻址方式,可以在有限的指令代码长度范围内增加指令的数量,可以扩大对内部存储器的访问空间,既扩大寻址空间,同时又给程序设计人员提供了更多编程的灵活性。 【答案】B 9.单地址指令
8、中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常采用( )。 A.堆栈寻址 B.立即寻址 C.隐含寻址 D.间接寻址 【分析】单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常采用隐含的寻址方式,这样就可以在指令中省略对另一个操作数的描述,从而可减少机器指令代码的长度。 【答案】C 10.从控制存储器中读取一条微指令并执行相应操作的时间叫( )。 A.CPU周期 B.微周期 C.时钟周期 D.机
此文档下载收益归作者所有