编译原理复习题 (2)

编译原理复习题 (2)

ID:41127011

大小:74.50 KB

页数:8页

时间:2019-08-17

编译原理复习题 (2)_第1页
编译原理复习题 (2)_第2页
编译原理复习题 (2)_第3页
编译原理复习题 (2)_第4页
编译原理复习题 (2)_第5页
资源描述:

《编译原理复习题 (2)》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、第一章1、CPU与外设之间设置接口电路:reasonCPU与外设两者的信号线不兼容,在信号线功能定义、逻辑定义和时序关系上都不一致;两者的工作速度不兼容,CPU速度高,外设速度低;若不通过接口,而由CPU直接对外设的操作实施控制,就会使CPU处于穷于应付与外设打交道之中,大大降低CPU的效率;若外部设备直接由CPU控制,也会是外设的硬件结构依赖于CPU,对外社本身的发展不利。2、接口的好处:以便协调CPU与外设两者的工作,提高CPU的效率,并有利于外设按自身的规律发展。3、接口技术在微机中的应用:微处理器的功能必须功过外部设备才能实现,外设与微处理器之

2、间的信息交换及通信又是靠接口来实现的,接口技术已成为直接影响微机系统的功能和危机推广应用的关键。4、接口硬件组成:基本逻辑电路(命令寄存器、状态寄存器和数据缓冲寄存器)、端口地址译码电路(译码器或能实现译码功能的芯片GAL、IC逻辑芯片)、供选电路。5、接口软件编程:初始化程序段、传送方式处理程序段、主控陈续断、程序终止与推出程序段、辅助程序段。6、接口电路的结构:固定式、半固定式、可编程、智能型。7、接口功能:执行CPU命令、返回外设状态、数据缓冲、信号转换、设备选择、数据宽度与数据格式转换。8、CPU与接口交换数据的方式:查询方式(简单易实现,CP

3、U不太忙且传送速度不高的情况下,可采用)、中断方式(用于CPU的任务比较忙,如系统中有多个外设需要与CPU交换数据,尤其适合实时控制及紧急事件的处理)和直接存储器存取DMA方式(进行大批量数据传送)。9、分析与设计接口电路的基本方法:两侧分析法、硬软结合法。第二章1、端口:接口电路中能被CPU直接访问的寄存器的地址。2、端口地址编制方式:统一编址(优点;指令丰富,不需更改,编址空间大;缺点:工作效率低,占用存储器的地址空间,使存储器容量减小,指令长度比专门I/O指令要长,执行速度慢)、独立编址(优点:I/O端口地址不占用存储器空间;I/O指令短,执行速

4、度快;程序的可读性强)(独立编址情况下,CPU采用独立、专用指令来访问端口)。3、I/O端口地址选用的原则:方式被系统配置所占用了的地址一律不能使用;计算机厂家申明保留的地址,不要使用;一般,用户可使用300—31FH地址。4、I/O端口地址译码电路的作用:把地址和控制信号进行逻辑组合,从而产生对接口芯片的选择信号。I/O端口地址译码电路的形式可分为固定式译码和可选式译码。5、AEN信号:为0控制非DMA传送,译码有效;为1,即是DMA操作时,译码无效。6、GAL器件特点:可以实现组合逻辑电路和时序逻辑电路的多种功能;采用电擦除工艺,门阵列的每个单元可

5、以反复改写(至少100次);具有硬件加密单元,可以防止抄袭电路设计和非法复制;速度高而功耗低,具有高速电擦电写能力,改写整个芯片只需数秒钟,而功耗只有双极型逻辑器件的1/2或1/4,缓解了温升问题。7、I/O操作是指CPU对接口进行操作。(对端口进行读与写操作).8、在I/O指令中端口地址的宽度及寻址方式有单地址和双地址两种。9、CPU从端口读写数据不一定要与存储器打交道,但一定要与AL通用寄存器打交道。10、I/O地址线用作端口寻址时,高位地址线控制信号,控制接口芯片的选择;地位地址线直接与接口芯片连接,与其决定内部的端口。端口的数量决定地位地址线的

6、根数。11、8第三章定时/计数技术1、计数、定时与频率、声音以及音乐之间的关系:都与计数相关联。2、微机系统中的定时:内部定时:计算机本身运行的时间基准或时序关系,计算机每个操作都是按照严格的时间节拍执行的。已由CPU结构确定,是固定的时序关系。外部定时:外部设备实现某种功能时,本身所需要的一种时序关系。由于外设或被控对象的任务不同,功能各异,无一定模式,往往需要用户根据I/O设备的要求进行安排。外部定时分:软件定时(它是利用CPU内部定时机构,运用软件编程,循环执行一段程序而产生的延时。改变执行次数,可改变执行周期),硬件定时(它是采用可编程通用的定

7、时/计数器或单稳延时电路产生的定时或延时)。3、时序配合:4、8253定时/计数器的特点:5、外部特性:24脚双列直插式芯片,+5V电源供电。6、CPU的信号线:(1)数据总线D0—D7。三态输入/输出线,8253与CPU接口数据线,供CPU向8253进行读写数据、传送命令和状态信息(2)片选线CS,为输入信号,低电平有效。CS由CPU输出的地址码经译码产生。(3)读信号RD,为输入信号,低电平有效。由CPU发出,用于对8253寄存器读操作。(4)写信号WR,为输入信号,低电平有效。由CPU发出,用于对8253寄存器写操作。(5)地址线A1A0,可以判

8、断8253有四个端口(00,10,10,11)7、I/O设备的信号线(6)计数器时钟信号CLK

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。