QuartusII使用方法

QuartusII使用方法

ID:41070018

大小:620.51 KB

页数:39页

时间:2019-08-15

QuartusII使用方法_第1页
QuartusII使用方法_第2页
QuartusII使用方法_第3页
QuartusII使用方法_第4页
QuartusII使用方法_第5页
资源描述:

《QuartusII使用方法》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第4章QiartuaII使用方法图1-2QuartusII设计流程4.1QuartusII设计流程1.创建工程准备工作图4-1选择编辑文件的语言类型(1)新建一个文件夹。注:不要将文件夹设在计算机已有的安装目录下;文件夹名不能用中文,也最好不要用数字。(2)输入源程序。File→New4.1QuartusII设计流程图4-3利用“NewPrejectWizard”创建工程cnt10(3)文件存盘。2.创建工程(1)打开建立新工程管理窗口。File→NewPrejetWizard4.1QuartusII设计流程图4-4将所有相关的文件都加入进此工程(2)将设计文件加入工程中。单击图4-3设置窗口

2、下方的Next按钮,弹出图4-4窗口。4.1QuartusII设计流程图4-4选择目标器件EP1C3T144C8KONXIN(3)选择仿真器和综合器。单击图4-4窗口下方的Next按钮,弹出仿真器和综合器选择窗口,都选NONE(即选自带的仿真器和综合器)。(4)选择目标芯片。4.1QuartusII设计流程(5)工具设置。(6)结束设置。3.编译前设置(1)选择FPGA目标芯片。选择目标器件EP1C3T144C8Assignments→Device4.1QuartusII设计流程图4-6选择配置器件的工作方式(2)选择配置器件的工作方式。单击Device&PinOption4.1Quartus

3、II设计流程图4-7选择配置器件和编程方式(3)选择配置器件和编程方式。(4)选择目标器件闲置引脚的状态。4.全程编译图4-8全程编译后出现报错信息4.1QuartusII设计流程Processing→StartCompilation4.1QuartusII设计流程5.时序仿真图4-9选择编辑矢量波形文件(1)打开波形编辑器。File→New4.1QuartusII设计流程图4-10波形编辑器(2)设置仿真时间区域。图4-11设置仿真时间长度Edit→EndTime4.1QuartusII设计流程图4-12vwf激励波形文件存盘(3)波形文件存盘。File→SaveAs(4)将工程的端口信号节

4、点选入波形编辑器中。图4-13向波形编辑器拖入信号节点View→UtilityWindows→NodeFinder(5)编辑输入波形(输入激励信号)。图4-14设置时钟CLK的周期图4-15设置好的激励波形图图4-16选择总线数据格式(6)总线数据格式设置。图4-17选择仿真控制(7)仿真器参数设置。Assignments→Settings图4-18仿真波形输出(8)启动仿真器。Processing→StartSimulation(9)观察仿真结果。6.观察RTL电路cnt10工程的RTL电路图Tools→NetlistViewers7.引脚锁定和下载图GW48实验系统模式5实验电路图7.引脚

5、锁定图4-20AssignmentEditor编辑器Assignments→AssignmentEditor图4-21已将所有引脚锁定完毕7.引脚锁定引脚锁定完毕,存盘并重新编译!8.编程下载(1)打开编程窗口图4-23选择编程下载文件Tool→Programmer(2)设置并选择编程器。点击HardwareSetup。(3)编程下载。点击Start。9.硬件测试图4-26ByteBlasterII接口AS模式编程窗口AS模式编程JTAG间接模式编程4.2嵌入式逻辑分析仪1.打开SignalTap II编辑窗图4-30SignalTap II编辑窗2.调入待测信号File→New,选Other

6、Files中的SignalTap IIFile3.SignalTapII参数设置图4-31SignalTapII编辑窗KONXIN4.文件存盘设定SignalTap II与工程一同综合适配5.编译下载图4-32下载cnt10.sof并准备启动SignalTap II6.启动SignalTap II进行采样与分析SignalTap II采样已被启动图4-33SignalTap II数据窗设置后的信号波形KONXIN各种后缀及文件*.vhd:vhdl语言文件*.v:veriloghdl语言文件*.pof:编程对象文件*.sof:SRAM对象文件*.vwf:波形仿真文件*.bdf:原理图文件习题4-

7、1.归纳利用QuartusII进行VHDL文本输入设计的流程:从文件输入一直到SignalTapII测试。4-2.由图4-35、4-36,详细说明工程设计cnt10的硬件工作情况。4-3.如何为设计中的SignalTapII加入独立采用时钟?试给出完整的程序和对它的实测结果。4-4.参考QuartusII的Help,详细说明Assignments菜单中Settings对话框的功能。(1)说明其中的

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。