欢迎来到天天文库
浏览记录
ID:41058936
大小:247.50 KB
页数:4页
时间:2019-08-15
《高功率因数的大功率开关电镀电源研究》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、高功率因数的大功率开关电镀电源研究 1·引言 传统电镀电解直流电源采用晶闸管相控整流模式,导致电网侧谐波大、功率因数低。现代电镀电解开关电源采用二极管整流-IGBT逆变桥-高频变压器耦合-低压整流的拓扑结构,具有体积小、效率高、直流电压纹波小的优点,但直流母线采用大电容滤波,同样会导致网侧电流畸变、功率因数降低。鉴于电镀电源要求输出直流低电压和大电流,设计的电源采用电压空间矢量控制三相PWM整流器,从而实现了功率因数校正。采用IGBT全桥逆变,高频变压器耦合输出,最后通过倍频整流和LC滤波,使直流输出电压的质量和装置能量密度显著提高。 文中介绍的电镀用开
2、关电源,其满载输出功率为60kW,输出电压为12V,输出电流为5kA,且连续可调。通过采用三相PWM整流技术控制相电流实现正弦波。理论分析、仿真及实验表明,该电路实现了输入电流的高功率因数整流和低电流畸变,有效抑制电镀电源的网侧电流谐波。同时采用全桥零电压软开关控制方式,有效减少了功率损耗。 2·主电路拓扑结构 鉴于大功率的输出,高频逆变部分采用以IGBT为功率开关器件的全桥拓扑结构。 图1示出电源主电路,包括:工频三相交流电输入、整流桥、滤波电感电容、高频全桥逆变器、高频变压器、输出整流环节、输出LC滤波器等。其中,C1为小电容,用于滤除尖峰脉冲带
3、来的毛刺;C2为大容量电容;VTi(i=1~4)构成全桥逆变器;Cz为防止变压器发生磁偏的隔直电容。 尽管目前广泛采用软开关技术实现大功率开关电镀电源的设计方案比以前晶闸管相控整流方式效果更佳,但仍存在损耗大、功率因数低以及谐波等问题,故三相功率因数校正成为研究热点。为此,在设计中增加了功率因数校正环节,从而有效地提高了电源的功率因数和效率。 3·三相PWM高功率因数整流环节 三相PWM高频整流电路的主要原理是通过对PWM整流电路的适当控制,使输入电流非常接近于正弦波,且和输入电压同相位,功率因数近似为1,因此,该整流电路可称为高功率因数整流器。图2
4、示出基于三相PFC的电镀电源系统框图,其中前级为三相PFC及其控制电路。 3.1整流环节电路拓扑 图3示出三相PWM高频整流拓扑,整流主电路由6个IGBT与快速恢复二极管构成,系统中的电流方向如图所示。 设三相对称,定义开关函数:当Sg=1(Sg*=0)时,上桥臂开关管导通,下桥臂开关管截止;而当Sg=1(Sg*=0)时,开关管导通情况相反,其中g=a,b,c。 3.2电压空间矢量原理 三相PWM整流器采用电压空间矢量控制,定义三相电压型PWM整流器网侧输入电压矢量为: 根据三相PWM整流器开关信号S的定义,整流器有8种导通模式,对应的空
5、间电压矢量:U0(000),U1(100),U2(110),U3(010),U4(011),U5(001),U6(101),U7(111),其中U1~U6为6个非零有效矢量,U0和U7为两个零矢量。在一个电流采样周期内,开关管的导通总是以零矢量开始并以零矢量结束。用6个非零矢量和两个零矢量去逼近电压圆,整流器三相桥输入端会得到等效的三相正弦波波形。可用两个相邻非零矢量和两个零矢量去逼近任一空间电压矢量,从而三相桥输入为等效正弦波。因此,在系统运行的一个电网周期内,可以在空间中形象地用6个区域来划分电网空间电压矢量所在的位置:Ⅰ区θ=0~π/3;Ⅱ区θ=π/3~2
6、π/3;Ⅲ区θ=2π/3~π;Ⅳ区θ=π~4π/3;Ⅴ区θ=4π/3~5π/3;Ⅵ区θ=5π/3~2π。 按上述定义对电压空间矢量进行合理分配,控制好零矢量的作用时间,形成等幅不等宽的PWM脉冲波,最终实现追踪磁通的圆形轨迹,即实现SVPWM控制。因为直流侧电压Udc与整流器输入电流im(m=a,b,c)互相影响,使控制变得困难,因此提出了很多不同的控制方法。在采用电压SVPWM控制系统中,根据文献采用直接计算合成参考电压的方法,定义空间矢量如下:通过采用直接计算合成参考电压矢量的方法,使计算变得简单,简化了电源硬件和系统软件的设计,很好地控制了直流侧电压和
7、输入电流,有效地提高了电源的功率因数和效率。 4·逆变桥控制及IGBT的驱动和保护 4.1逆变桥控制 全桥逆变器4个开关管均采用IGBT,通过DSP中的事件模块输出开关控制命令,即PWM控制信号。PWM信号通过基于HCLP316J的驱动保护电路放大后控制逆变电路开关器件的开通和关断,使逆变器输出预期波形,从而有效提高电镀电源开关频率,大幅减小器件体积,降低功率器件的开关损耗。TMS320F2812是专用于电气控制与传动控制的集成32位DSP芯片,它第一次采用片内FLASH,采用了多组总线并行机制,具有速度高达150MHz的指令周期频率,保证了信号处理
8、的实时性。 4.2I
此文档下载收益归作者所有