静态RAM与动态RAM相比

静态RAM与动态RAM相比

ID:40907586

大小:159.00 KB

页数:9页

时间:2019-08-10

静态RAM与动态RAM相比_第1页
静态RAM与动态RAM相比_第2页
静态RAM与动态RAM相比_第3页
静态RAM与动态RAM相比_第4页
静态RAM与动态RAM相比_第5页
资源描述:

《静态RAM与动态RAM相比》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第七章RAM与ROM例7.1静态RAM与动态RAM相比,各有什么特点?解:两种RAM列成表以作比较比较内容静态RAM动态RAM存储容量较大存储容量更大功耗较大更小存取速度快更快例7.2将包含有32768个基本存储单元的存储电路连接成4096个字节的RAM,则:(1)该RAM有几根数据线?(2)该RAM有几根地址线?解:一个基本存储单元存放有一位二进制信息,一个字节为8位二进制信息,32768=215=212×8=212×23。所以:(1)有8根数据线;(2)有12根地址线,一次访问一个字节,即8位数据。例7.3RA

2、M的容量为256×4字位,则:(1)该RAM有多少个存储单元?(2)该RAM每次访问几个基本存储单元?(3)该RAM有几根地址线?解:一个基本存储单元存放有一位二进制信息,所以1024字位容量就有:(1)1024个基本存储单元;(2)由四个基本存储单元组成一个4位的存储单元,所以,该存储器每次访问4个基本存储单元;(3)有256=28,所以有8根地址线。例7.4试用256×4字位的RAM,用位扩展的方法组成一个256*8字位的RAM,请画出电路图。解:256×4字位的RAM只有4位数据线,要扩大成8位时应采用位扩展的方

3、法实现。将8位地址线、片选线、读/写控制线并联,RAM(1)的4位作扩展后8位的高4位,RAM(2)的4位作为扩展后的低4位,组成扩展后的8位数据输出。其扩展的连接电路如图所示:例7.5C850是64*1字位容量的静态RAM,若要用它扩展成一个128*4字位容量的RAM,需要几块C850?并画出相应的电路图。解:该例原地址为64=26为6位,现要有128=27,需用7位地址线,因此要用地址扩展;数据线只有1位,现需要4位数据,同时要进行数据位扩展;所以要有8块C850是64*1字位容量的静态RAM。其连接后的电路如图所示

4、:A5-A0C850RAM1C850RAM4C850RAM1C850RAM2C850RAM2C850RAM3C850RAM3C850RAM41A6D3D2D1D0例7.6按照编程工艺不同,只读存储器大致可分为哪几类?各有什么特点?解:熔丝/反熔丝型,EPROM型,E2PROM型,FlashMemory型等。例7.7设某个只读存储器由16位地址构成,地址范围为000~FFF(16进制)。现将它分为RAM、I/O、ROM1和ROM2等四段,且各段地址分配为RAM段:000~DFFF;I/O段:E000~E7FF;ROM1段:F

5、000~F7FF;ROM2段:F800~FFFF。试:(1)设16位地址标号为A15A14……A1A0,则各存储段内部仅有哪几位地址值保持不变?(2)根据高位地址信号设计一个选择存储段的地址译码器。解:(1)RAM存储段地址:A15A14···A1A0为0000000000000000-1101111111111111,所有的地址都变;I/O存储段地址为1110000000000000-1110011111111111,只有A15A14A13A12A11=11100的地址不变;ROM1存储段具体地址为11110000000

6、00000-1111011111111111只有A15A14A13A12A11=11110五位地址不变;同理ROM2不变的地址为A15A14A13A12A11=11111五位;(2)因此,四个存储区的地址译码输出方程分别为:连续存储器RAMI/OROM1ROM2&&&&A15A11A0画出相应的框图如下:例7.8利用数据选择器和数据分配器的原理,将二只64*8容量的ROM分别变换成一只512*1字位和一只256*2字位ROM。解:变换成512×1字位时用8选1的数选择器,变换成256×2字位的系统时用双4选1的数据选择器,

7、它们的电路图分别如下:64×8ROM8/1数据选择器A5A0A6A7A8D064×8ROM双4选1数据选择器A5A0A6A7D1D0例7.9有两块16KB(2048*8)的ROM,试用它们构成:(1)32KB(4096*8)的ROM;(2)32KB(2048*16)的ROM。解:(1)用二片16KB(2048*8)的ROM,加一个反相器即可实现32KB(4096*8)的ROM,连接图如图所示:M2048×82048×8111位地址线8位数据输出(2)该例只要进行数据位扩展即可,连接电路如图所示:例7.10已知某8*4位PR

8、OM的地址输入为A3、A2、A1、A0,数据输出为D3、D2、D1、D0,且对应地址中存放数据如例表7.10所示,试求出各数据输出关于地址输入的逻辑函数表达式。例表7.1000000011100010110001010010011100001001011010110100110110101111100

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。