欢迎来到天天文库
浏览记录
ID:40836475
大小:934.01 KB
页数:41页
时间:2019-08-08
《BIOS基础调试(ForH)》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、BIOS基础调试内容简介硬件基本访问方式PCIIRQRoutingPCIBusDecodeBIOS与Memory映射关机与重启Strap引脚基本工具RU:DOS和Win98下访问硬件信息的工具SE:功能基本同于RU,运行于WinNT/2000/XP下主板基本架构硬件的基本访问方式1.Memory2.I/O3.ISAI/O4.PCIConfigurationSpace绝大部分硬件的寄存器访问是通过以上方式中的一种或几种实现的硬件的基本访问方式Memory32位的CPU最大寻址可到4GB。可用Memory方式访
2、问的设备:物理内存,PCI/PCIX/PCIE设备,FlashROM,APIC,ISA设备,南北桥内部寄存器等。注:插4GB物理内存真正可以使用的通常只有3GB多一些。硬件的基本访问方式I/O通常可访问的I/O空间为0~0FFFFh,共64KB。可用I/O方式访问的设备:PCI/PCIX/PCIE设备,ISA设备,LPC设备,南北桥内部寄存器等。硬件的基本访问方式ISAI/O典型设备为RTC和SuperI/O的logicdevice。RTC访问是通过70h/71h两个I/OPort访问。SIO的logicd
3、evice通过2Eh/2Fh或4Eh/4Fh来访问,具体I/OPorts取决于硬件StrapPin设计。硬件的基本访问方式PCIConfigurationSpace每个PCI设备的配置空间有256字节。每个PCI设备由Bus,Device,Function三个参数决定。Bus:由PCI设备所在桥的寄存器决定。Device:由PCI设备IDSEL引脚连接的AD号决定(Intel芯片是AD号-16)。Function:单功能设备的Function为0。PCIDeviceConfigurationSpace以上3
4、幅图片摘自PCI和PCItoPCIBridge规范,具体设备寄存器含义会有所不同,需要参考具体Datasheet。硬件的基本访问方式除PCI配置空间外,PCI设备的其他寄存器会通过Memory或I/O映射的方式来访问,具体地址取决于配置空间的BaseAddress寄存器。Intel南桥的UHCI和EHCIController分别对应I/O和Memory映射。硬件的基本访问方式Legacy:早期设备使用固定资源,比如COM,LPT,PS/2,ISA卡等,OS无法自动侦测到该设备,需要手动添加并且配置资源,随着
5、PnPBIOS和ACPI的发展,板载的COM,LPT,PS/2等设备可以由BIOS把他们的资源提供给OS,不需要再手动配置资源。PnP:PCI卡等设备,接入后OS可自动检测到,安装完驱动即可,不需要再配置资源。PCIIRQRouting中断向量:内存地址0-3FFh这256个Dword分别对应0-0FFh共256个中断向量。IRQ:IRQ0-7对应从Vector8到F,IRQ8-15对应从Vector70h到77h,硬件中断发出后会立即转入相应的中断服务程序来执行。PCIIRQ:PCI规范中规定PCI设备有
6、INTA#/B#/C#/D#四个引脚,低电平有效,单功能设备通常只用INTA#,多功能设备的每个功能使用哪个Pin取决于配置空间的offset3Dh,1-4分别对应A#-D#PCIIRQRoutingPIRQA-H:Intel南桥中断控制器通常引出8个引脚,每个PCI设备的INTA#-D#分别会连接到PIRQA-H之一,通过BIOS的PCIIRQRoutingtable把硬件的连接方式通知给OS和上层软件。注:VIA或AMD的某些芯片组的中断控制器可能只引出4个引脚,如CS5536和686B。PCIIRQR
7、outingSerialIRQ:COM,LPT,PS/2等LPC设备和ITE8888使用SerialIRQ来进行中断,硬件上通过一根引脚进行传输,实现的前提是该IRQ一定不能被PCI设备使用。PCIIRQRouting板载额外的桥芯片时,桥后设备不需要BIOS提供IRQRoutingTable,OS的Driver和硬件连线需符合PCIEtoPCI/PCIX和PCItoPCI的规范。table8-1:摘自PCIEtoPCI/PCIX桥芯片规范。table9-1:摘自PCItoPCI桥芯片规范。PCIBusDe
8、codePositiveDecodeEnable:大部分PCItoPCI桥和PCIE桥属于此类,只响应Memory和I/Obase(Limit)声明范围内的寄存器访问。Subtractivedecode:一个系统中只能有一个Subtractive设备,对所有不在其他设备的正译码范围内的Memory或I/O地址响应。PCIBusDecodeICH4,ICH5:这两个芯片集成的PCItoPCI桥可支持正译码和减译码。
此文档下载收益归作者所有