欢迎来到天天文库
浏览记录
ID:40590336
大小:282.00 KB
页数:5页
时间:2019-08-04
《以太网知识(2)-RMII_SMII接口》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、以太网知识(2)-RMII/SMII接口本文主要分析MII/RMII/SMII,以及GMII/RGMII/SGMII接口的信号定义,及相关知识,同时本文也对RJ-45接口进行了总结,分析了在10/100模式下和1000M模式下的连接方法。 续--上篇文章“以太网知识(1)-MII接口”1.5ElectricalCharacterMII接口的电气特性可以分为Drivercharacteristics和Receivercharacteristics。针对于Drivercharacteristics的DC电气特性而言,Spec要求所有MII接口Thehigh(o
2、ne)logicleveloutputpotentialVohshallbenolessthan2.40VatanoutputcurrentIohof–4.0mA.Thelow(zero)logicleveloutputpotentialVolshallnotbegreaterthan0.40VatanoutputcurrentIoLof4.0mA。这个就是LVTTL常用的逻辑标准。针对于Drivercharacteristics的AC电气特性而言,Driversmustalsomeetcertainacspecificationsinordertoens
3、ureadequatesignalqualityforelectricallylongpoint-to-pointtransmissionpaths.Theacspecificationsshallguaranteethefollowingperformancerequirements.Theinitialincidentpotentialchangearrivingatthereceivingendofapoint-to-pointMIIsignalpathplusitsreflectionfromthereceivingendofthepathmust
4、switchthereceiverinputpotentialmonotonicallyfromavalidhigh(one)leveltoVil≤Vil(max)–200mV,orfromavalidlow(zero)leveltoVih≥Vih(min)+200mV.Subsequentincidentpotentialchangesarrivingatthereceivingendofapoint-to-pointMIIsignalpathplustheirreflectionsfromthereceivingendofthepathmustnotc
5、ausethereceiverinputpotentialtoreentertherangeVil(max)–200mV6、I接口信号定义RMII接口(ReducedMII接口)是简化的MII接口。它也分为MAC模式和PHY模式。RMII接口接收、发送和控制的同步参考时钟REF_CLK是由外部时钟源提供的50MHz信号。这与原来的MII接口不同,MII接口中发送和接收的时钟是分开的,且都是由物理层芯片提供给MAC层芯片。这里需要注意的是由于数据接收时钟是由外部晶振提供而不是由载波信号提取的,所以在物理层芯片内的数据接收部分要设计一个FIFO,用来协调两个不同的时钟,在发送接收的数据时提供缓冲。物理层芯片的发送部分则不需要一个FIFO,它直接将接收到的数据发送出去就可以了。CRS7、_DV是MII中的RXDV和CRS(Carrier_Sense)两个信号合并而成,当介质不空闲时CRS_DV以和REF_CLK相异步的方式给出。当CRS比RX_DV早结束时(即载波消失而队列中还有数据要传输时),就会出现CRS_DV在半位元组的边界以25MHz(在100MHz模式下)或2.5MHz(在10MHz模式下)的频率在0、1之间来回切换。因此,MAC能够从CRS_DV中精确的恢复出RX_DV和CRS,见图14。RMII接口的MAC模式定义: RMII接口PHY模式定义:2.2RMII接口时序特性RMII接口的发送部分包括TX_EN(发送使能)和TX8、D[1:0](发送数据)两类信号线,它们与时钟CLK_REF同步。
6、I接口信号定义RMII接口(ReducedMII接口)是简化的MII接口。它也分为MAC模式和PHY模式。RMII接口接收、发送和控制的同步参考时钟REF_CLK是由外部时钟源提供的50MHz信号。这与原来的MII接口不同,MII接口中发送和接收的时钟是分开的,且都是由物理层芯片提供给MAC层芯片。这里需要注意的是由于数据接收时钟是由外部晶振提供而不是由载波信号提取的,所以在物理层芯片内的数据接收部分要设计一个FIFO,用来协调两个不同的时钟,在发送接收的数据时提供缓冲。物理层芯片的发送部分则不需要一个FIFO,它直接将接收到的数据发送出去就可以了。CRS
7、_DV是MII中的RXDV和CRS(Carrier_Sense)两个信号合并而成,当介质不空闲时CRS_DV以和REF_CLK相异步的方式给出。当CRS比RX_DV早结束时(即载波消失而队列中还有数据要传输时),就会出现CRS_DV在半位元组的边界以25MHz(在100MHz模式下)或2.5MHz(在10MHz模式下)的频率在0、1之间来回切换。因此,MAC能够从CRS_DV中精确的恢复出RX_DV和CRS,见图14。RMII接口的MAC模式定义: RMII接口PHY模式定义:2.2RMII接口时序特性RMII接口的发送部分包括TX_EN(发送使能)和TX
8、D[1:0](发送数据)两类信号线,它们与时钟CLK_REF同步。
此文档下载收益归作者所有