AD6与ORCAD的原理图转化

AD6与ORCAD的原理图转化

ID:40542105

大小:65.50 KB

页数:4页

时间:2019-08-04

AD6与ORCAD的原理图转化_第1页
AD6与ORCAD的原理图转化_第2页
AD6与ORCAD的原理图转化_第3页
AD6与ORCAD的原理图转化_第4页
资源描述:

《AD6与ORCAD的原理图转化》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、北京旋极信息技术有限公司AD6与ORCAD的原理图转化1工具:a)AltiumDesignerV6.xb)AllegroDesignEntryCISV16.2(OrcadCaptureCIS)2转化具体步骤:用AD6打开ddb文件,按PROJECT按钮,选择另存,在弹出的窗口选择文件为orcad的DSN格式,保存。如果出错,可以将原理图分成几部分分别存为ddb再转换。通过这一功能我们可以直接将AD6的原理图转化到CaptureCIS中。特别提示:这里只指出一点,在转化过程中,若要提示DuplicatedComponents,(例如ComponentsPR4andPR10hav

2、ethesamelibraryreference(POT2),butdifferentinternalstructure.)这里查一下protel的原理图可知,二者是同一个libref只是part属性不一样,也就说标示值或器件类别不一样,比方说一个为10K,一个为200。下面问你如何处理这些组件,有三个选项,Processonlythefirstinstanceandignorealltherest.这个选项的话在captureCIS中的原理图的Designcache中只生成一个库器件,这里是POT2.第二个选项是Processallthecomponents,givingt

3、hemuniquenames.这个选项在Designcache对同libref不同part的元件生成不同的库器件,这个是POT2,POT2_1.第三个选项则是Abortthelibrarygeneration。在Designcache中不生成任何器件,但原理图中也没有器件,只有符号的链接。这里为了在CaptureCIS中修改电路方便,推荐选择第一个。3修改CaptureCIS中的电路图3.1修改partreference和referencepartreference和reference的处理不同,这个就是对partreference和reference的理解问题了,partr

4、eference针对的是器件的芯片部分而言的,在整个电路图是唯一的,是器件的唯一标注,但reference是针对封装而言的,同一个封装可以有多个芯片,或者一个芯片的多个部分。刚转换过来的原理图,不要进行重置编号和重新编号。若重置编号,只有reference会变成前缀+?的形式,而partreference则不会,原因未知,可能是由于部分电路图用了比较其他的命名方式的缘故,很有可能是orcad和AD6不兼容的地方。这里如果真的需要对原理图器件进行重新编号,还是有办法的,那就是修改器件的partreference。可以在opj页面下,选中.DSN,使用EDIT->ObjectPr

5、operties整体修改(也可采用右键的快捷菜单)。修改时需要按器件类别分别修改。例如电容全改为C?,电阻全改为R?,等等。切忌使用deleteproperty删除内容,这样会造成图中的字符属性变为Donotdisplay。全部改完一遍以后,就可以重置编号和重新编号了。3.2器件修改Ø一些器件的隐藏管脚或管脚号在转化过程中会丢失,需要在Capture中使用库编辑的方法添加上来。(这步必需先做,涉及到后面的器件的重新连接问题,具体原因是添加针脚编号后,如果针脚类型是Line针脚长度变长了。)[不用处理的元件主要是一些针脚编号可见的元件,一般前缀为J,RN,U等,当然并不绝对,主

6、要是以针脚是是否可见为依据][增加管脚号时出现的情况是针脚变成了,应尽量选择SHort,这样子在3.3中处理的时候空间上调整容易些]地址:北京市海淀区北四环中路229号海泰大厦1006(100083)电话:86-10-82883933传真:86-10-82883858http://www.watertek.com页号:4/4北京旋极信息技术有限公司Ø上下有针脚的器件针脚名字和编号是水平的,只要在partedit中设置pinrotate为true就可以了。Ø器件针脚命名为NC的需要改掉(在生成网表的过程中,会报错,原因未知)。Ø器件针脚名相同的,需要改变针脚类型为POWER(尽

7、量在AD6里完成).1.1Net的重新处理Ø器件修改后,许多器件的针脚连接(主要是电阻,电容)出现了问题,需要重新连接。Ø电路图中的地需要调整拉长一格,才能消除原来的一些交叉没有连结的警告。Ø电路图中的电源的name跑了电路图之外,拉回来或者换掉。Ø在层次化设计中,模块之间连接的总线需要在Capture中命名。即使在Protel中已经在父设计中对这样的总线命名了,还是要在Capture中重新来过,以确保连接。1.2封装的处理AD6在输出CaptureDSN文件的时候,没有输出封装信息,在Capture中

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。