PADS常见问题全集

PADS常见问题全集

ID:40490870

大小:37.63 KB

页数:7页

时间:2019-08-03

PADS常见问题全集_第1页
PADS常见问题全集_第2页
PADS常见问题全集_第3页
PADS常见问题全集_第4页
PADS常见问题全集_第5页
资源描述:

《PADS常见问题全集》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、PADS常见问题答疑走线很细,不是设定值有时将预拉线布好线后,所布的线变成了一根很细的线而不是我们所设定的线宽,但是查看它的属性也还是一样的最小线宽显示值的设定大于route线宽。tools--options--global--minimum display width或者使用R X 这个快捷命令,X表示需要设定的值走线宽度无法修改,提示wrong width value关于线宽的rules设置有误setup – design rules –default—clearance—trace width 修改最小值默认值和最大值布线的时候不能自动按照安全间距避开走线没有打开规则

2、在线检查DRO 关闭在线规则检查DRP 打开在线规则检查PADS 如何import Orcad 的netlistOrcad中的tools->create netlist,other的formatters选取padpcb.dll,再将其后缀名.net改为.asc即可。在PADS 中如何删层4.0 以下的版本不可直接删层,可将不需要的层上的资料删掉,出gerber时不用出就好了;4.0 以上版本的可直接修改层数。PADS 中如何开方槽?4.0 以上版本的可在编辑pad中选择slot parameters 中slotte来进行设置,但只能是椭圆形的孔;也可在机械层直接标示在PAD

3、S 中如何将其它文件中相同部分复制到新的文件中可用以下部骤:第一,在副图选择要粘贴的目标,按右键选择make reuse ,弹出一个菜单随变给个名字,ok 键即可。生成一个备用文件。第二,在按右键选择reset origin (产生选择目标的坐标)将鼠标移到该坐标上可以坐标值(在窗口的右下角处)。第三,调出主图,将板子的格点改为“1”mil。按make like reuse 键,打开第一步生成的文件后,用“S”命令敲入第二步生成的坐标。按左键确定。在贴完后,在按鼠标右键点击break origin。弹出一个窗口按“OK”即可如何在PADS中加入汉字或公司logo将公司log

4、o或汉字用bmp to pcb将。bmp档转换为protel的。pcb格式,再在protel中import,export *.dxf文檔,在PADS中import即可。如何在PADS 中设置盲孔先在padstack中设置了一个盲孔via,然后在setup -- design rules -- default -- routing的via设置中加入你所设置的盲孔即可。hatch和flood 有何区别,hatch 何用?如何应用hatch是刷新铜箔,flood是重铺铜箔。一般地第一次铺铜或file修改后要flood,而后用hatch。铺铜(灌水)时如何自动删除碎铜1)tools

5、--options-Thermals中,选中Remove Isolated copper或2) 菜单Edit—Find---菜单下Find By--Isolated pour—OK如何修改PADS 铺铜(灌水)的铜箔与其它组件及走线的间距如果是全局型的,可以直接在setup -design rules 里面设置即可,如果是某些网络的,那么选中需要修改的网络然后选右键菜单里面的show rules进入然后修改即可,但修改以后需要重新flood,而且最好做一次drc检查PADS中铺铜时怎样加一些via 孔可将过孔作为一part,再在ECO下添加part;也可以直接从地走线,右键

6、end(end with via)也可以选中网络,点击鼠标右键,选择add via即可自动泪滴怎么产生?需对以下两进行设置:1) tools->options->routing->generate teardrops->ok2) options->Teardrops->Display Teardrop->ok手工布线时怎么加测试点?1) 连线时,点鼠标右键在end via mode 中选择end test point2) 选中一个网络,然后在该网络上选一个合适的过孔修改其属性为测试点,或者添加一焊盘作为测试点。PADS 怎么自动加ICT一般地,密度比较高的板都不加ICT。而

7、如果要加ICT,可在原理图里面设置test piont,调入网表;也可以手工加。十为什么走线不是规则的?设置setup/preferences/design/,选diagonl;将routing 里面的pad entry项去掉当完成PCB 的LAYOUT,如何检查PCB 和原理图的一致在tools->compare netlist,在original design to compare与new design with change中分别选取所要比较的文件,将output option下的Generate Diffe

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。