微机原理第5章期末复习

微机原理第5章期末复习

ID:40448222

大小:1.84 MB

页数:88页

时间:2019-08-02

微机原理第5章期末复习_第1页
微机原理第5章期末复习_第2页
微机原理第5章期末复习_第3页
微机原理第5章期末复习_第4页
微机原理第5章期末复习_第5页
资源描述:

《微机原理第5章期末复习》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、1第5章存储器系统2主要内容:存储器系统的概念半导体存储器的分类及其特点半导体存储芯片的外部特性及其与系统的连接存储器接口设计(存储器扩展技术)高速缓存3§5.1概述主要内容:存储器系统及其主要技术指标半导体存储器的分类及特点两类半导体存储器的主要区别4一、存储器系统51.存储器系统的一般概念将两个或两个以上速度、容量和价格各不相同的存储器用硬件、软件或软硬件相结合的方法连接起来系统的存储速度接近最快的存储器,容量接近最大的存储器。构成存储系统。62.两种存储系统在一般计算机中主要有两种存储系统:Cache存储系统主存储器高速缓冲存储器虚拟存储系统主存储器磁盘存储器7Cach

2、e存储系统对程序员是透明的目标:提高存储速度Cache主存储器8虚拟存储系统对应用程序员是透明的。目标:扩大存储容量主存储器磁盘存储器93.主要性能指标存储容量(S)(字节、千字节、兆字节等)存取时间(T)(与系统命中率有关)命中率(H)T=H*T1+(1-H)*T2单位容量价格(C)访问效率(e)104.微机中的存储器通用寄存器组及指令、数据缓冲栈高速缓存主存储器联机外存储器脱机外存储器片内存储部件内存储部件外存储部件11二、半导体存储器121.半导体存储器半导体存储器由能够表示二进制数“0”和“1”的、具有记忆功能的半导体器件组成。能存放一位二进制数的半导体器件称为一个存

3、储元。若干存储元构成一个存储单元。132.半导体存储器的分类内存储器随机存取存储器(RAM)只读存储器(ROM)14随机存取存储器(RAM)RAM静态存储器(SRAM)动态存储器(DRAM)15只读存储器(ROM)只读存储器掩模ROM一次性可写ROMEPROMEEPROM163.主要技术指标存储容量存储单元个数×每单元的二进制数位数存取时间实现一次读/写所需要的时间存取周期连续启动两次独立的存储器操作所需间隔的最小时间可靠性功耗17§5.2随机存取存储器掌握:SRAM与DRAM的主要特点几种常用存储器芯片及其与系统的连接存储器扩展技术18一、静态存储器SRAM191.SRAM

4、的特点存储元由双稳电路构成,存储信息稳定。p196202.典型SRAM芯片掌握:主要引脚功能工作时序与系统的连接使用21典型SRAM芯片SRAM6264:容量:8KX8b外部引线图226264芯片的主要引线地址线:A0------A12;数据线:D0------D7;输出允许信号:OE;写允许信号:WE;选片信号:CS1,CS2。236264的工作过程读操作写操作工作时序243.8088总线信号8088总线A19-A0A15-A0MEMR、MEMWIOR、IOW存储器输入/输出RD、WR254.6264芯片与系统的连接D0~D7A0A12•••WEOECS1CS2•••A0A

5、12MEMWMEMR译码电路高位地址信号D0~D7SRAM62648088总线+5V┇265.存储器编址001100001111000001011010低位地址(片内地址)高位地址(选片地址)27存储器地址片选地址片内地址高位地址低位地址内存地址286264芯片的编址片首地址A19A12A0A19A12A00000000000000XXXXXXXXXXXXXX1111111111111片尾地址29存储器编址001100001111000001011010CS00译码器1CS306.译码电路将输入的一组高位地址信号通过变换,产生一个有效的输出信号,用于选中某一个存储器芯片,从而

6、确定了该存储器芯片在内存中的地址范围。将输入的一组二进制编码变换为一个特定的输出信号。31译码方式全地址译码部分地址译码32全地址译码用全部的高位地址信号作为译码信号,使得存储器芯片的每一个单元都占据一个唯一的内存地址。33全地址译码例A19A18A17A16A15A14A13&1CS11SRAM6264CS2+5V01111000346264芯片全地址译码例片首地址A19A12A0A19A12A00000000000000111100011110001111111111111片尾地址该6264芯片的地址范围=F0000H~F1FFFH35全地址译码例若已知某SRAM626

7、4芯片在内存中的地址为:3E000H~3FFFFH试画出将该芯片连接到系统的译码电路。36全地址译码例设计步骤:写出地址范围的二进制表示;确定各高位地址状态;设计译码器。片首地址A19A12A0A19A12A00000000000000001111100111111111111111111片尾地址37全地址译码例A19A18A17A16A15A14A13&1CS1高位地址:0011111SRAM6264CS2+5V0011111038部分地址译码用部分高位地址信号(而不是全部)作为译码信号,使得被选中

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。