微机接口第09章(dma)

微机接口第09章(dma)

ID:40207965

大小:398.50 KB

页数:67页

时间:2019-07-25

微机接口第09章(dma)_第1页
微机接口第09章(dma)_第2页
微机接口第09章(dma)_第3页
微机接口第09章(dma)_第4页
微机接口第09章(dma)_第5页
资源描述:

《微机接口第09章(dma)》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、1第9章DMA控制接口教学重点8237A的工作方式8237A寄存器组的作用8237A寄存器组的编程注意复习第6.5节29.1DMA控制器8237ADMA控制器用于存储器的高速数据交换PC/XT使用1片8237APC/AT使用2片8237A(级连)每个8237A芯片有4个DMA通道,即4个独立的DMA控制器,可支持4路DMA操作各DMA通道优先权不同各DMA通道可以分别允许和禁止每个DMA通道有4种工作方式一次DMA传送的最大长度可达64KB多个8237A芯片可以级连,以扩展通道数目3DMA控制器的双重身份在CPU控制

2、总线时DMA控制器为外设芯片,其地址线A0~A3、-IOR、-IOW均为输入地址线-IOR-IOWCPUDMAC数据线4DMA控制器的双重身份DMAC控制总线时DMA控制器为总线控制设备,其地址线A0~A3、-IOR、-IOW、-MEMR、-MEMW等均为输出地址线-IOR-IOWCPUDMAC-MEMR-MEMW存储器高速外设数据线对外设不寻址对内存寻址59.1.18237A的内部结构和引脚内部结构和外部引脚都相对比较复杂应用观点,内部主要由两类寄存器组成通道寄存器控制和状态寄存器首先分类展开外部引脚61.请求与响

3、应信号DREQ0~DREQ3:DMA通道请求。当外设需要请求DMA服务时,将DREQ信号置成有效电平,并要保持到产生响应信号。HRQ:总线请求。8237A输出有效的HRQ高电平,向CPU申请使用系统总线。HLDA:总线响应。8237A接受来自CPU的响应信号HLDA,取得了总线的控制权。DACK0~DACK3:DMA通道响应。8237A使请求服务的通道产生相应的DMA响应信号。-MEMW-IOR数据总线地址总线输入设备存储器DMACCPU②③④①HOLDHLDADREQDACK72.DMA传送时的控制信号A0~A7:

4、地址线。输出低8位存储器地址。DB0~DB7:数据线。输出高8位存储器地址;存贮器与存贮器的传送期间,用于数据传送。ADSTB:地址选通。DMA传送开始时,输出高有效,把在DB0~DB7上输出的高8位地址锁存在外部锁存器中(相当于CPU的ALE信号)。AEN:地址允许。输出高有效,将锁存的高8位地址送入系统总线,与芯片此时输出的低8位地址组成16位存储器地址。82.DMA传送时的控制信号(续)-MEMR:存储器读,输出。有效将数据从存储器读出-MEMW:存储器写,输出。有效将数据写入存储器-IOR:I/O读,输出。有

5、效将数据从外设读出-IOW:I/O写,输出。有效将数据写入外设READY:准备好。DMA传送的S3下降沿检测到为低时,插入等待状态Sw,直到READY为高才进入第4个时钟周期S4。-EOP:过程结束,双向。DMA传送过程结束,输出一个低有效脉冲。外部输入低脉冲信号,则终结DMA传送。93.与处理器的接口信号DB0~DB7:数据线。用于8237A与微处理器进行数据交换。A0~A3:地址线。用以选择芯片内部寄存器。-CS:片选。低有效时,微处理器与8237A通过数据线通信,主要完成对8237A的编程。-IOR:I/O读,

6、输入。CPU读8237A内部寄存器。-IOW:I/O写,输入。CPU写8237A内部寄存器。CLK:时钟。控制芯片内部操作和数据传输。RESET:复位。使8237A处于初始状态。108237A的两种工作状态8237A具有两种工作状态空闲周期:作为接口芯片,受CPU的控制有效周期:作为DMA控制器控制系统总线,完成DMA传送(DMA读或DMA写)于是,有些引脚有两种作用118237A引脚的两种作用空闲周期有效的引脚信号(与CPU相关联)有效周期有效的引脚信号(与存储器、外设相关联)CLK、RESETA0~A3、-CS、

7、DB0~DB7-IOR、-IOWHRQ、HLDAAEN、ADSTB、READY、-EOPA0~A7、DB0~DB7-IOR、-IOW、-MEMR、-MEMWDREQ0~DREQ3、DACK0~DACK3129.1.28237A的工作时序空闲周期8237A的所有通道都无DMA请求8237A由微处理器作为一个接口芯片来控制CPU可对8237A编程,或从8237A读取状态8237A不断采样选片信号-CS,该信号有效时,表示CPU要对8237A进行读/写操作8237A不断采样通道的请求输入信号DREQ,该信号有效时,8237

8、A将进入有效周期进入有效周期139.1.28237A的工作时序有效周期8237A采样到外设有DMA请求,就脱离空闲周期进入有效周期8237A作为系统总线的控制设备,控制DMA传送操作DMA传送需借用系统总线完成,其控制信号以及工作时序类似CPU总线周期进入DMA传送时序14DMA传送时序DB0~DB7DACKADSTBHRQDREQCLKS1S

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。