集成电路设计技术与工具(cad)--第8章 数字集成电路晶体管级设计

集成电路设计技术与工具(cad)--第8章 数字集成电路晶体管级设计

ID:40077160

大小:6.76 MB

页数:41页

时间:2019-07-20

集成电路设计技术与工具(cad)--第8章 数字集成电路晶体管级设计_第1页
集成电路设计技术与工具(cad)--第8章 数字集成电路晶体管级设计_第2页
集成电路设计技术与工具(cad)--第8章 数字集成电路晶体管级设计_第3页
集成电路设计技术与工具(cad)--第8章 数字集成电路晶体管级设计_第4页
集成电路设计技术与工具(cad)--第8章 数字集成电路晶体管级设计_第5页
资源描述:

《集成电路设计技术与工具(cad)--第8章 数字集成电路晶体管级设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第8章数字集成电路基本单元与版图8.1引言8.2设计流程8.3CMOS基本门电路及版图实现8.4数字电路标准单元库设计简介8.5焊盘输入输出单元8.1引言数字集成电路基本电路主要性能指标:(1)工作速度(延迟时间的长短)(2)集成度(占用面积的大小)(3)功耗(消耗的电源功率)(4)噪声容限等8.2设计流程晶体管级设计的一般流程:1)给定逻辑功能及指标2)晶体管级门电路实现3)电路仿真4)版图设计与验证5)流片和封装测试版图设计过程布图设计的输入是电路的元件说明和网表,其输出是设计好的版图。通常情况下,整个布图设计可分为划分(Partition);布图规划(Floor-planni

2、ng);布局(Placement);布线((Routing)和压缩(Compaction)。一、划分由于一个芯片包含上千万个晶体管,加之受计算机存储空间和计算能力的限制,通常我们把整个电路划分成若干个模块,将处理问题的规模缩小。划分时要考虑的因素包括模块的大小、模块的数目和模块之间的连线数等。二、布图规划和布局布图规划是根据模块包含的器件数估计其面积,再根据该模块和其它模块的连接关系以及上一层模块或芯片的形状估计该模块的形状和相对位置。布局的任务是要确定模块在芯片上的精确位置,其目标是在保证布通的前提下使芯片面积尽可能小。三、布线布线阶段的首要目标是百分之百地完成模块间的互连,其次

3、是在完成布线的前提下进一步优化布线结果,如提高电性能、减小通孔数等。四、压缩压缩是布线完成后的优化处理过程,它试图进一步减小芯片的面积。目前常用的有一维和二维压缩,较为成熟的是一维压缩技术。在压缩过程中必须保证版图几何图形间不违反设计规则。整个布图过程可以用图来表示,布图过程往往是一个反复迭代求解过程。必须注意布图中各个步骤算法间目标函数的一致性,前面阶段的算法要尽可能考虑到对后续阶段的影响。8.3CMOS基本门电路及版图实现8.3.1CMOS反相器(1)CMOS反相器的具体电路这是一种典型的CMOS电路结构,它由一个NMOS晶体管和PMOS晶体管配对构成,两个器件的漏极相连作为输

4、出,栅极相连作为输入。NMOS晶体管的衬底与它的源极相连并接地,PMOS晶体管的衬底与它的源极相连并接电源。(2)CMOS物理结构的剖视图n沟道晶体管是在p阱区中制作的;而P沟道晶体管是在n型衬底上制作的。两个晶体管的栅极联在一起形成输入端。(3)开关特性我们希望反相器的上升时间和下降时间近似相等,则需要使PMOS管的沟道宽度必须加宽到NMOS管沟道宽度的n/p倍左右。(4)功耗无论CMOS门处于这两种逻辑形态中的哪一种状态,两个MOS管中始终有一个管子是截止的。由于没有从VDD到VSS的直流通路,也没有电流流入栅极,所以,静态(稳态)电流和静态功耗PD都是0。(5)闩锁效应V

5、DDRSIRSIB2Q2IC1IC2IB1IGQ1IRWRWVSS简化的PNPN结构等效电路一、自锁产生的条件由等效电路可见,产生自锁的基本条件有三个:1.外界因素使两个寄生三极管的EB结处于正向偏置;2.两个寄生三极管的电流放大倍数βNPNβPNP>1;3.电源所提供的最大电流大于寄生可控硅导通所需要的维持流IH。二、消除自锁现象的几项措施我们可以从版图设计、测试、应用等方面采取措施,来消除自锁的发生。在版图设计时采用隔离环、伪装集极、加多电源接触孔和地接触孔的数目,加粗电源线和地线,对电源接触孔和地接触孔进行合理的布局等。消除自锁现象的几项措施(续)工艺上措施:四大措施。测试、

6、应用上的措施:防止电源跳动;输入端加限流电阻;电源限流。CMOS反相器的设计CMOS反相器的版图实现CMOS基本门电路版图实现(a)垂直走向MOS管结构;(b)水平走向MOS管结构;(c)金属线从管子中间穿过的水平走向MOS管结构;(d)金属线从管子上下穿过的水平走向MOS管结构;(e)有多晶硅线穿过的垂直走向MOS管结构。8.3.2与非门和或非门电路(1)工作原理二输入与非门和二输入或非门电路如图所示,两个PMOS管并联与两个串联的NMOS管相连构成了二输入与非门,两个NMOS管并联与两个串联的PMOS相连构成了二输入或非门。(2)与非门和或非门电路的设计(3)版图实现(1)工作

7、原理CMOS传输门采用了P管和N管对,控制信号分别控制P管和N管,使两管同时关断和开通。由于PMOS管对输入信号S高电平的传输性能好,而NMOS管对输入信号S低电平的传输性能好,从而使信号S可以获得全幅度的传送而没有电平损失。8.3.3CMOS传输门和开关逻辑(2)利用传输门,很容易构成一些开关逻辑。1)与或门2)异或门3)异或非门4)线或逻辑(3)版图实现8.3.4驱动电路的结构任何一个逻辑门都有一定的驱动能力,当它所要驱动的负载超过了它的能力,就将导致速度性能的严

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。