梁祝乐曲_乐曲硬件演奏电路的VHDL设计_eda课程设计

梁祝乐曲_乐曲硬件演奏电路的VHDL设计_eda课程设计

ID:39810913

大小:336.01 KB

页数:13页

时间:2019-07-11

梁祝乐曲_乐曲硬件演奏电路的VHDL设计_eda课程设计_第1页
梁祝乐曲_乐曲硬件演奏电路的VHDL设计_eda课程设计_第2页
梁祝乐曲_乐曲硬件演奏电路的VHDL设计_eda课程设计_第3页
梁祝乐曲_乐曲硬件演奏电路的VHDL设计_eda课程设计_第4页
梁祝乐曲_乐曲硬件演奏电路的VHDL设计_eda课程设计_第5页
资源描述:

《梁祝乐曲_乐曲硬件演奏电路的VHDL设计_eda课程设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、黑龙江信息技术职业学院·电子工程系............................................................................................乐曲硬件演奏电路的VHDL设计姓名:张哲铭班级:12微电子黑龙江信息技术职业学院·电子工程系............................................................................................一、设计题目:乐曲硬件演奏电路的VHDL设计二、设计目标:了解一般乐曲演奏电路设计设计方法

2、,学习VHDL语言,熟悉EDA设计软件QuartusII和MAX+plusⅡ,加强独立完成电子设计的能力。(1)能够播放“梁祝”乐曲。(2)能够通过LED显示音阶。黑龙江信息技术职业学院·电子工程系............................................................................................(3)(选作)具有“播放/停止”功能,并在此基础上实现“按键演奏”的电子琴功能。主芯片型号为FLEX10K10LC84-4三、实验电路的工作原理:(演奏电路逻辑图)   组成乐曲的每个音符的发音频率值及

3、其持续的时间是乐曲能够连续演奏所需的两个基本要素,设计演奏电路的关键就是获得这两个要素所对应的数值以及通过纯硬件的手段来利用这些数值实现所希望乐曲的演奏效果。演奏电路逻辑图有三部分:音乐节拍和音调发生器、简谱码对应的分频预置数查表电路、数控分频与演奏发生器。演奏电路逻辑图:四、设计内容:1.完成程序的编辑工作。2.将音乐数据制作成LMP_ROM文件.3.将程序加载到MAX+plusⅡ中进行编译、仿真,并保存仿真结果。4.到实验室进行下载验证。引脚进行锁定,然后下载到实验芯片中观察实验结果。五、仿真结果:1.音乐节拍和音调发生器(NoteTabs.VHD)notetabs模块中设

4、置了一个8位二进制计数器(计数最大值138),作为音符数据ROM的地址发生器。这个计数器的计数频率选为4Hz,即每一个计数值的停留时间为0.25秒,恰为当全音符设为1秒时,四四拍的4分音符持续时间。随着notetabs模块中的计数器按4Hz的时钟速率作为加法计数时,即随地址值递增时,音符数据ROM中的音符数据将从ROM中通过ToneIndex[3..0]端口输向ToneTaba模块,“梁祝”乐曲就开始连续自然的演奏起来了。Notetabs模块仿真图:2.简谱码对应的分频预置数查表电路(ToneTaba.VHD)音符的持续时间需根据乐曲的速度及每个音符的节拍数来确定,toneta

5、ba模块的功能首先是为speakera提供决定所发音符的预置数,而此数在speakera输入口停留的时间即为此音符的节拍值。Tonetaba模块是乐曲简码对应的分频预置数查表电路。其中设置了“梁祝”乐曲全部音符所对应的分频预置数,共13个,每一音符的停留时间由音乐节拍和音调发生器模块NoteTabs的clk的输入频率决定。这13个值的输出由对应于ToneTaba的4位输入值Index[3..0]确定,而Index[3..0]最多有16种可选值。输向ToneTaba中Index[3..0]的值ToneIndex[3..0]的输出值与持续时间有模块notetabs决定。Toneta

6、ba仿真图:4.数控分频与演奏发生器(Speakera.VHD)黑龙江信息技术职业学院·电子工程系............................................................................................音符的频率可由次模块获得,这是一个数控分频器,由其clk端输入一个具有较高频率的信号,通过speakera分频后由spkout输出,由于直接从数控分频器中出来的输出信号是脉冲较窄的脉冲信号,为了有助于驱动扬声器,需另加一个D触发器以均衡其占空比,但这时的频率是原来的1/2。Speakera对clk输入

7、信号的分频的预置数Tone[10..0]与spkout的输出频率就有了对应关系。Sperkera模块仿真图:5.《梁祝》music.vhd(音乐数据):将数据保存为.mif格式然后制作成LMP_ROM文件。六、实验结果:(程序下载验证是否通过)    试验成功!将设计出的演奏电路的程序经过编译(Compiler)后,选择FLEX10K系列中EPF10K10LC84-4作为目标器件(Assign/Device),并进行管脚锁定(FloorplanEditor)。器件编程(Programmer)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。