《脉冲发生电路》PPT课件

《脉冲发生电路》PPT课件

ID:39680650

大小:563.10 KB

页数:19页

时间:2019-07-09

《脉冲发生电路》PPT课件_第1页
《脉冲发生电路》PPT课件_第2页
《脉冲发生电路》PPT课件_第3页
《脉冲发生电路》PPT课件_第4页
《脉冲发生电路》PPT课件_第5页
资源描述:

《《脉冲发生电路》PPT课件》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字逻辑电路电子教案 西北大学信息学院第六章脉冲发生电路脉冲发生电路产生数字系统中需要的各种矩形脉冲信号(如CP脉冲)。包括两类电路,振荡电路和整形电路。振荡电路能自行产生矩形脉冲信号,整形电路可以将不符合要求的脉冲波形整理变换成系统要求的脉冲信号。本章重点这两种电路:整形电路施密特触发器和单稳态触发器,脉冲发生电路多谐振荡器。并重点介绍由555定时器构成的上述电路的结构,工作原理及相关参数的计算。数字逻辑电路电子教案 西北大学信息学院矩形脉冲信号的特性时序逻辑电路中,作为时钟脉冲信号的矩形脉冲波,控制和

2、协调着整个系统的工作。因此,其性能直接影响到系统能否正常工作,为了定量描述矩形脉冲波的特性,常用的几个参数意义如下:数字逻辑电路电子教案 西北大学信息学院脉冲周期T:周期性脉冲序列,相邻脉冲之间的时间间隔。脉冲幅度Vm:脉冲电压的最大变化幅度。脉冲宽度tW:从脉冲前沿0.5Vm到脉冲后沿0.5Vm的时间上升时间tr:脉冲前沿0.1Vm上升到0.9Vm所需要的时间。下降时间tf:脉冲后沿0.9Vm下降到0.1Vm的时间。占空比q:脉冲宽度与脉冲周期的比值。Q=tw/T利用上述参数指标,基本上可以将一个矩形脉

3、冲的特性表示清楚。在有些特定应用还用到一些特殊的参数,如周期和幅度的稳定性等。数字逻辑电路电子教案 西北大学信息学院555定时器555定时器是数模混合的中规模集成电路,能方便地构成单稳态、多谐振荡器和施密特触发器,所以广泛应用在脉冲波形的整形与产生电路中。以CB555为例介绍。数字逻辑电路电子教案 西北大学信息学院CB555由比较器C1、C2,基本RS触发器和集电极开路的放电三极管TD,阻值为5KΩ电阻构成的分压电路等组成。uI1是比较器C1的输入端,称阀值端,用TH标注。uI2是比较器C2的输入端,称触

4、发端,用TR‘标注。VCO为控制电压输入端,和分压电路一起为比较器C1C2提供基准电平。悬空时,VR1=VCC/3,VR2=2VCC/3。外接电压时,则VR1=VCO,VR2=VCO/2。R’D为复位输入端,低电平时,不管其他输入状态如何,输出为0因此,不用时,应接高电平。数字逻辑电路电子教案 西北大学信息学院555定时器功能表555定时器有TTL和CMOS两种,产品型号繁多,双极型产品型号的最后3位数码为555,CMOS品型号最后4位数码为7555,其功能和外部引脚的排列都完全相同。数字逻辑电路电子教案

5、 西北大学信息学院单稳态触发器R、C为外接定时元件,输入触发信号uI加至TR‘端,控制端VCO悬空不用时接电容到地,以防干扰。数字逻辑电路电子教案 西北大学信息学院稳态:无触发信号输入时,。若接通电源后触发器为0态,则TD导通,则触发器保持保持0态,输出为0。若接通电源后触发器为1态,则TD截止,VCC经R给C充电,当,触发器翻转为0态,TD导通,此后,,触发器保0态不变,输出保持0。因此,通电后电路自动停在0的稳态。数字逻辑电路电子教案 西北大学信息学院暂稳态:外加触发信号,,则有,触发器被置1,跳变为

6、高电平1,电路进入暂稳态。与此同时,TD截止,VCC经R向C充电,当,,若此时,则触发器被置0,电路又回到稳态。综上所述,可画出触发信号作用下和的波形图。数字逻辑电路电子教案 西北大学信息学院若忽略TD的饱和压降,则从0上升到2VCC/3的时间,即的输出脉宽tH计算公式为:数字逻辑电路电子教案 西北大学信息学院施密特触发器555定时器的两个输入端连在一起作为信号输入,即构成施密特触发器。工作原理分析如下:数字逻辑电路电子教案 西北大学信息学院当则当则Q保持1态不变,输出保持高电平不变当则从低电平0变化到高

7、电平VOH正方向变化:从负方向变化时,当触发器状态保持0态输出保持低电平不变。画出电压传输特性曲线。数字逻辑电路电子教案 西北大学信息学院定义回差电压:输入信号的在回差电压范围内变化时,输出状态不变。数字逻辑电路电子教案 西北大学信息学院多谐振荡器555定时器构成的施密特触发器的输入接由定时元件R1、R2、C构成的外部电路,即构成多谐振荡器电路。数字逻辑电路电子教案 西北大学信息学院第一暂稳态:假定电源接通瞬间,电容的初始电压值有,则,触发器置1,TD截止,电源电压通过R1R2给C充电,上升,电路进入第一

8、暂稳态,此时。第二暂稳态:上升至2VCC/3时,,触发器清0,TD导通,电容C通过R2和TD放电,下降,电路进入第二暂稳态,此时。当下降至1VCC/3时,触发器又置1,翻转为高电平,电容C充电,电路又进入第一暂稳态。周而复始,输出端产生周期性的脉冲信号。工作波形图示。数字逻辑电路电子教案 西北大学信息学院电容C的充电时间TH和放电时间TL各为:数字逻辑电路电子教案 西北大学信息学院电路的振荡周期为:输出脉冲的占空比:上式说明,

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。