多功能数字钟的设计报告

多功能数字钟的设计报告

ID:39542154

大小:131.53 KB

页数:7页

时间:2019-07-05

多功能数字钟的设计报告_第1页
多功能数字钟的设计报告_第2页
多功能数字钟的设计报告_第3页
多功能数字钟的设计报告_第4页
多功能数字钟的设计报告_第5页
资源描述:

《多功能数字钟的设计报告》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、数字电子钟设计报告多功能数字钟的设计报告目录1.实验目的………………………………………………………………………22.实验题目描述和要求…………………………………………………………23.设计报告内容…………………………………………………………………23.1实验名称………………………………………………………………………23.2实验目的………………………………………………………………………23.3实验器材及主要器件…………………………………………………………23.4数字钟基本原理和电路设计…………………………………………………33

2、.5数字电子钟单元电路设计、参数计算和器件选择…………………………3-83.6数字电子钟电路图……………………………………………………………93.7数字电子钟的组装与调试……………………………………………………94.实验结论………………………………………………………………………95.实验心得………………………………………………………………………10参考文献…………………………………………………………………………107数字电子钟设计报告1.实验目的※掌握组合逻辑电路、时序逻辑电路及数字逻辑电路系统的设计、安装、测试方法;※进一

3、步巩固所学的理论知识,提高运用所学知识分析和解决实际问题的能力;※提高电路布局﹑布线及检查和排除故障的能力;※培养书写综合实验报告的能力。2.实验题目描述和要求1、基本要求(1)能进行正常的时,分,秒计时的功能,分别由6个数码管显示24小时、60分钟、60秒钟的计数显示。(2)、具有清零功能。(3)、具有开、关功能。2、发挥部分(1)能实现“校时”“校分”功能:当按下“SA”“校时”键时,计时器迅速递增,并按24小时循环,计满23小时后返回00;按下“SB”“校分”键时,计分器迅速递增,并按60分钟循环,计满59分钟后返回0

4、0;但不向“时”进位。(2)能利用扬声器做整点报时:整点自动报时。(参考:在离整点10s内,便自动发出鸣叫声,步长1s,每隔1s鸣叫一次,前四响是低音,最后一响为高音,最后一响结束为整点,报时频率可定为1KHz。)能进行整点报时:当计时到达59分50秒后,每隔2秒钟发出一次低音“嘟”信号(其声音频率为500HZ),连续5次到达整点,发出一次高音“嘀”信号(其声音频率为1000HZ)3、对电路进行逻辑功能仿真。3.设计报告内容3.1实验名称:数字电子钟3.2实验目的·掌握数字电子钟的设计、组装与调试方法;·熟悉集成电路的使用方

5、法。3.3实验器材及主要器件7数字电子钟设计报告(1)74LS16074LS48(6片)(2)施密特触发器(2片)(3)74LS2O(3片)(4)74LS04(2片)(5)七段显示器(6片)(6)电阻、电容、导线等(若干)7数字电子钟设计报告3.4数字钟的基本原理及电路设计一个具有计时、校时、报时、显示等基本功能的数字钟主要由振荡器、分频器、计数器、译码器、显示器、校时电路、报时电路等七部分组成。石英晶体振荡器产生的信号经过分频器得到秒脉冲,秒脉冲送入计数器计数,计数结果通过“时”、“分”、“秒”译码器译码,并通过显示器显示

6、时间。数字钟的整机逻辑框图如下:3.5数字电子钟单元电路设计、参数计算和器件选择(一)计数器秒脉冲信号经过6级计数器,分别得到“秒”个位、十位、“分”个位、十位以及“时”个位、十位的计时。“秒”“分”计数器为六十进制,小时为二十四进制。(1)六十进制计数由分频器来的秒脉冲信号,首先送到“秒”7数字电子钟设计报告计数器进行累加计数,秒计数器应完成一分钟之内秒数目的累加,并达到60秒时产生一个进位信号,所以,选用两片cc40192和一片cc4011组成六十进制计数器,来实现六十进制计数。其中,“秒”十位是六进制,“秒”个位是十进

7、制。如图3-4-3-1所示。图3-4-3-1所示(60进制计数构造)(2)二十四进制计数“12翻1”小时计数器是按照“01——02——03——……——22——23——00——01——02——……”规律计数的,这与日常生活中的计时规律相同。在此实验中,它是由两片cc40192和一片cc4011构造成的同步二十四计数器,利用异步清零端实现起从23——00的翻转,其中“24”为过渡状态不显示。其中,“时”十位是3进制,“时”个位是十进制。如图3-4-3-2所示.7数字电子钟设计报告图3-4-3-2所示(24进制计数构造)(二)显

8、示器本系统用七段发光二极管来显示译码器输出的数字,显示器有两种:共阳极显示器或共阴极显示器。74LS48译码器对应的显示器是共阴极显示器。(三)校时电路当数字钟走时出现误差时,需要校正时间。校时电路实现对“时”“分”的校准。在电路中设有正常计时和校对位置。本实验实现“时”“分”的校对。对校

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。