存储器外部电路1

存储器外部电路1

ID:39511160

大小:1.33 MB

页数:19页

时间:2019-07-04

存储器外部电路1_第1页
存储器外部电路1_第2页
存储器外部电路1_第3页
存储器外部电路1_第4页
存储器外部电路1_第5页
资源描述:

《存储器外部电路1》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、半导体集成电路9/1/2021存储器外围电路9/1/2021TEE8502的总体结构9/1/20219/1/20219/1/20219/1/20219/1/20219/1/20219/1/2021外围电路内层外围电路:功能电路,它是直接控制存储矩阵工作的功能块。外层外围电路:工作模式控制电路,它把把外部信号转换成若干内部控制信号,对内层外围电路进行控制。9/1/20211.内层外围电路地址缓冲器地址译码器位写入电路灵敏读放电路存储管控制栅电平VCG产生电路存储管源电平VS产生电路9/1/2021(1)地址缓冲器9/1/2021地址缓冲器的功能把TTL电平转换

2、成MOS电平,并使输出具有驱动大量地址译码器的能力。执行工作模式控制9/1/2021(2)地址译码器行译码器列译码器9/1/2021(3)位写入电路引脚I/O是共用的,因此数据线D和I/O间是双向信息通路。读出工作时,位读出电路工作;字节擦写模式时,位写入电路工作。9/1/2021(4)灵敏读放电路灵敏放大器的作用一方面要限制D的摆幅,另一方面要具有较大的放大系数,在较小负载电容的输出点上得到合适的电平和足够的电压摆幅,驱动输出缓冲器。灵敏放大器是影响读出速度的关键。9/1/2021(5)存储管控制栅电平VCG产生电路根据TEE8502存储矩阵工作原理,擦操

3、作时VCG应接近21V,写操作时VCG应接近0V,读操作时VCG应接近3V左右。9/1/2021(6)存储管源电平VS产生电路在写的时候,PLOTOX存储管源接+5V,非写情况下接地,因此VS产生电路是由WRT信号控制的推挽电路。9/1/20212.外层外围电路控制信号缓冲器电平鉴别电路片擦信号发生器字节擦写信号发生器写禁止/写信号发生器擦除信号发生器字节操作信号发生器读信号发生器擦写信号发生器9/1/2021

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。