基于QuartusⅡ顺序脉冲发生器与序列信号产生、检测器的仿真设计

基于QuartusⅡ顺序脉冲发生器与序列信号产生、检测器的仿真设计

ID:39474332

大小:109.00 KB

页数:3页

时间:2019-07-04

基于QuartusⅡ顺序脉冲发生器与序列信号产生、检测器的仿真设计_第1页
基于QuartusⅡ顺序脉冲发生器与序列信号产生、检测器的仿真设计_第2页
基于QuartusⅡ顺序脉冲发生器与序列信号产生、检测器的仿真设计_第3页
资源描述:

《基于QuartusⅡ顺序脉冲发生器与序列信号产生、检测器的仿真设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、基于QuartusⅡ顺序脉冲发生器与序列信号产生、检测器的仿真设计2011级通信工程一班刘志鹏一、实验目的1、进一步熟悉QuartusⅡ的使用方法2、加深对用QuartusⅡ进行仿真的认识3、通过仿真和对比之前实验中用实际芯片组成的功能电路,认识QuartusⅡ的优点和实用性二、实验原理、过程与结果1、顺序脉冲发生器(1)功能电路图(2)设计思路、原理利用三个JK触发器(74109)实现异步八进制循环计数,利用其三个输出端作3-8译码器(74138)的输入端,实现随着CLK信号,译码器经过反向器输出为并行的顺序脉冲输出。由于在之前实际

2、电路中已经做过相关具体的分析,故在此不做赘述。(3)实现结果设置输入波形为CLK信号,使用QuartusⅡ进行波形的仿真,仿真结果如下图所示:(4)结果分析从仿真波形中可以看出,随着CLK信号上升沿的出现,y1-y7不断的进行脉冲信号的更迭。并且对比之前做过的顺序脉冲发生器的实际电路,不难发现实验结果相同。2、序列信号发生器与检测器(1)功能电路图(2)设计原理、思路a.序列信号发生器部分使用2-5-10计数器(7490)实现5进制置零计数,然后将计数输出送入8选1数据选择器(74151)的地址输入端。这样就会实现D0~D4的循环输出

3、。之后将“D0D1D2D3D4”接成“10110”,则在数据选择器输出端Y上输出“10110”的序列信号。由于在之前实际电路中已经做过相关具体的分析,故在此不做赘述。B.序列信号检测器部分使用两个D触发器(74175)实现对输入的存储,当触发器0D和1D分别存储“1”、“1”,后,输入端再输入一个信号“0”时,输出高电平。(3)实现结果设置输入波形为CLK信号,使用QuartusⅡ进行波形的仿真,仿真结果如下图所示:(4)结果分析从仿真波形中可以看出,随着CLK信号上升沿的出现,数据选择器的输出为10110,而且当数据选择器的输出出现

4、110后,序列信号检测器的输出为高电平。(图中第一个输出为序列检测器输出,第二个输出为序列发生器的输出)通过对比之前做过的序列信号发生器与检测器的实际电路实验结果,易得实验结果相同。三、实验总结通过本次实验,我用QuartusⅡ实现了对以前做过实验的仿真,并且通过观察波形对比了以前的实验结果,发现仿真软件所得结果与之前实际电路所得结果相同,充分展现了QuartusⅡ的实用性,也让我认识到了这款软件的重要性。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。