74HC595芯片资料 加 驱动程序

74HC595芯片资料 加 驱动程序

ID:39463653

大小:43.00 KB

页数:3页

时间:2019-07-03

74HC595芯片资料 加 驱动程序_第1页
74HC595芯片资料 加 驱动程序_第2页
74HC595芯片资料 加 驱动程序_第3页
资源描述:

《74HC595芯片资料 加 驱动程序》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、74HC595芯片资料描述  74HC595是硅结构的CMOS器件,兼容低电压TTL电路,遵守JEDEC标准。74HC595是具有8位移位寄存器和一个存储器,三态输出功能。移位寄存器和存储器是分别的时钟。数据在SHcp的上升沿输入到移位寄存器中,在STcp的上升沿输入到存储寄存器中去。如果两个时钟连在一起,则移位寄存器总是比存储寄存器早一个脉冲。移位寄存器有一个串行移位输入(Ds),和一个串行输出(Q7’),和一个异步的低电平复位,存储寄存器有一个并行8位的,具备三态的总线输出,当使能OE时(为低电平),存储寄存器的数据

2、输出到总线。  8位串行输入/输出或者并行输出移位寄存器,具有高阻关断状态。三态。  将串行输入的8位数字,转变为并行输出的8位数字,例如控制一个8位数码管,将不会有闪烁。特点  8位串行输入/8位串行或并行输出存储状态寄存器,三种状态  输出寄存器(三态输出:就是具有高电平、低电平和高阻抗三种输出状态的门电路。)可以直接清除100MHz的移位频率输出能力  并行输出,总线驱动;串行输出;标准中等规模集成电路595移位寄存器有一个串行移位输入(Ds),和一个串行输出(Q7’),和一个异步的低电平复位,存储寄存器有一个并行

3、8位的,具备三态的总线输出,当使能OE时(为低电平),存储寄存器的数据输出到总线。串行输出:一般用于级联数据传输,当把八位数据串行输入到一级芯片后就可以串行输入二级芯片电路图如右  参考数据  Cpd决定动态的能耗,  Pd=Cpd×VCC×f1+∑(CL×VCC^2×f0)  F1=输入频率,CL=输出电容f0=输出频率(MHz)Vcc=电源电压引脚说明  符号引脚描述  Q0…Q78位并行数据输出,其中Q0为第15脚  GND第8脚地  Q7’第9脚串行数据输出  MR第10脚主复位(低电平)  SHCP第11脚移位

4、寄存器时钟输入  STCP第12脚存储寄存器时钟输入  OE第13脚输出有效(低电平)  DS第14脚串行数据输入  VCC第16脚电源C51驱动程序;#include#includetypedefunsignedcharuchar;typedefunsignedintuint;//74hc595串入并出的变量配置#defineSHCPP1_0//串行输入时钟#defineDSP1_1//串行输入数据#defineSTCPP1_2//装载输出锁存器#defineOEP2_0//输

5、出门控/**************************************************************函数名称:voidsend(ucharnum)功能描述:74HC595八位串行输出函数*************************************************************/voidsend(ucharnum){bitdatas;uchari;for(i=8;i>0;i--){if(num&0x80)datas=1;elsedatas=0;SHCP=0;D

6、S=datas;_nop_();_nop_();SHCP=1;num=num<<1;}}

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。