MPSK调制解调

MPSK调制解调

ID:39444238

大小:194.44 KB

页数:8页

时间:2019-07-03

MPSK调制解调_第1页
MPSK调制解调_第2页
MPSK调制解调_第3页
MPSK调制解调_第4页
MPSK调制解调_第5页
资源描述:

《MPSK调制解调》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实用标准多进制数字相位调制(MPSK) 1前言:VHDL主要用于描述数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式和描述风格与句法是十分类似于一般的计算机高级语言。VHDL的程序结构特点是将一项工程设计,或称设计实体(可以是一个元件,一个电路模块或一个系统)分成外部(或称可是部分,及端口)和内部(或称不可视部分),既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念是VHDL系统设计的

2、基本点。2设计主题2.1设计目的(1).掌握MPSK的设计原理(2).掌握MPSK的VHDL设计2.2MPSK的设计原理多进制数字相位调制也称多元调相或多相制。它利用具有多个相位状态的正弦波来代表多组二进制信息码元,即用载波的一个相位对应于一组二进制信息码元。如果载波有2k个相位,它可以代表k位二进制码元的不同码组。多进制相移键控也分为多进制绝对相移键控和多进制相对(差分)相移键控。下面以四相相位调制为例进行讨论。四相调相信号是一种四状态符号,即符号有00、01、10、11四种状态。所以,对于输入的二进制序列,首先必须分组,每两

3、位码元一组。然后根据组合情况,用载波的四种相位表征它们。这种由两个码元构成一种状态的符号码元称为双比特码元。同理,k位二进制码构成一种状态符号的码元则称为k比特码元、四相PSK(4PSK)信号实际是两路正交双边带信号。串行输入的二进制码,两位分成一组。若前一位用A表示,后一位用B表示,经串/并变换后变成宽度加倍的并行码(A、B码元在时间上是对齐的)。再分别进行极性变换,把单极性码变成双极性码,然后与载波相乘,形成正交的双边带信号,加法器输出形成4PSK信号。显然,此系统产生的是π/4系统PSK信号。如果产生π/2系统的PSK信号

4、,只需把载波移相π/4后再加到乘法器上即可。 文档大全实用标准(系统信号的产生原理框图)因为4PSK信号是两个正交的2PSK信号的合成,所以可仿照2PSK信号的相平解调方法,用两个正交的相干载波分别检测A和B两个分量,然后还原成串行二进制数字信号,即可完成4PSK信号的解调。此法是一种正交相平解调法,又称极性比较法,原理图在下。 (系统PSK信号解调原理框图)根据π/4移相系统PSK信号的相位配置规定,抽样判决器的判决准则表在下页。当判决器按极性判决时,若正抽样值判为1,负抽样值判为0,则可将调相信号解调为相应的数字信号。解调

5、出的A和B再经并/串变换,就可还原出原调制信号。若解调π/2移相系统的PSK信号,需改变移相网络及判决准则。 文档大全实用标准MPSK调制器方框图注:电路符号图中没有包含模拟电路部分,输出信号为数字信号。 基带信号通过串/并转换器xx得到2位并行信号yy;四选一开关 根据yy的数据,选择载波对应的相位进行输出,即得调制信号y。 MPSK调制器建模符号图--文件名:MPSK --功能:基于VHDL硬件描述语言,对基带信号进行MPSK调制(这里 --M=4) --说明:调制信号说明如下表所示。 文档大全实用标准MPSK调制VHDL

6、程序仿真图3总结通过这次设计,让我学到了很多知识,也获得很多体会,这是自己将平日学的理论知识应用到实际操作中的一次很好的实践。同时,也是通过自己不断学习和努力,才明白:实际操作和设计,并不是像学习理论知识那么简单,会理论不等于就会应用,很多都是经验的东西,需要在自己的努力设计中才能慢慢体会到,设计多了,才会经验中找到设计自如的感觉。参考文献(1)邬春明《通信原理实验与课程设计》.北京大学出版社.2013;(2)赵全利著《EAD技术及应用》.机械工业出版社.2012;(3)全国大学生电子设计组委会著《电子系统设计实践》.2005;

7、(4)林明权著《VHDL数字控制系统设计范例》.电子工业出版社.文档大全实用标准调制程序: libraryieee;useieee.std_logic_arith.all;useieee.std_logic_1164.all;useieee.std_logic_unsigned.all;entityMPSKisport(clk:instd_logic;--系统时钟start:instd_logic;--开始调制信号x:instd_logic;--基带信号y:outstd_logic);--调制信号endMPSK;architec

8、turebehavofMPSKissignalq:integerrange0to7;--计数器signalxx:std_logic_vector(1downto0);--中间寄存器signalyy:std_logic_vector(1downto0);--2位并

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。