瑞谷科技笔试题

瑞谷科技笔试题

ID:39431587

大小:22.00 KB

页数:4页

时间:2019-07-03

瑞谷科技笔试题_第1页
瑞谷科技笔试题_第2页
瑞谷科技笔试题_第3页
瑞谷科技笔试题_第4页
资源描述:

《瑞谷科技笔试题》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、瑞谷科技(深圳)有限公司LuckyValleyTechnologyCo.,Ltd.电源研发工程师笔试题1:算术右移指令SAR和逻辑右移指令SHR,两条指令执行结果完全相同的条件是A.目的操作数最高位为0B.目的操作数最高位为1C.目的操作数为任意情况D.无论什么情况都不可能完全相同2:SP的初值为1000H,执行指令PUSHAX后SP的值是A.OFFFHB.1001HC.0FFEHD.1002H3:下列指令执行后既能使AX=0同时又使CF=0,OF=0的是A.XORAX,AXB.ANDAX,AXC.ORAX,AXD.TESTAX,04:没有语法错误的输入指令

2、是A.INAL,30HB.IN30H,ALC.INDX,ALD.INAL,[BX]5:以寄存器DI间接寻址的存储器字节单元内容加1的指令是A.INC[DI]B.INCDIC.INCBYTEPTR[DI]D.ADD[DI],16:当执行ADDAX,BX指令后,若AX的内容为4E52H时,设置的奇偶标志位PF=0,下面的叙述正确的是A.表示结果中含1的个数是奇数B.表示结果中含1的个数是偶数C.表示该数是奇数D.表示结果中低8位中含1的个数是奇数7:频谱线性搬移电路的核心为A.加法器B.减法器C.剩法器D.除法器8:设AL=0A8H,CL=23H,执行乘法指令M

3、ULCL后,标志位OF,CF的值分别是A.OF=1,CF=1B.OF=1,CF=0C.OF=0,CF=1D.OF=0,CF=09:循环控制指令LOOPNZ/LOOPNE继续执行循环的条件是A.CX≠0且ZF=1B.CX≠0且ZF=0C.CX≠0或ZF=1D.CX≠0或ZF=010:下列指令中操作数在代码段中的是A.MOVAL,42HB.ADDAL,BLC.SUB[BX],DID.1NC[DI]11:数字光纤传输系统属于A.基带传输B.频带传输C.数字数据传输D.无线传输12:有误码增殖的基带传输码型是A.AMI码B.CMI码C.HDB3码D.AMI码和CMI

4、码13:汇编语言源程序,可以是A.可以直接由机器执行B.必须由编译程序生成目标程序才能执行C.必须由解释程序生成目标程序才能执行D.必须由汇编程序汇编成目标程序才能执行14:SP的初值为1000H,执行指令PUSHAX后SP的值是A.OFFFHB.1001HC.0FFEHD.1002H简答题15:请用方框图描述一个你熟悉的实用数字信号处理系统,并做简要的分析;如果没有,也可以自己设计一个简单的数字信号处理系统,并描述其功能及用途。16:逐次渐近型编码器中,11位线性解码网络的作用是什么?11位线性解码网络的作用是将所对应的权值(恒流源)相加,以产生相应的判定

5、值。17:名词解释:sram,ssram,sdram。SRAM:静态RAMDRAM:动态RAMSSRAM:SynchronousStaticRandomAccessMemory同步静态随机访问存储器。它的一种类型的SRAM。SSRAM的所有访问都在时钟的上升/下降沿启动。地址、数据输入和其它控制信号均于时钟信号相关。这一点与异步SRAM不同,异步SRAM的访问独立于时钟,数据输入和输出都由地址的变化控制。18:一个四级的Mux,其中第二级信号为关键信号,如何改善timing?关键:将第二级信号放到最后输出一级输出,同时注意修改片选信号,保证其优先级未被修改。

6、19:用VERILOG或VHDL写一段代码,实现消除一个glitch。20:选择电阻时要考虑什么?21:插入标志码的作用是什么?在两个相邻的信令单元间插入一个或多个标志码与在信令单元信息中为防止虚假的标志码出现而采取的插“0”和删“0”是两个不同不概念。前者是为了减轻信令链路的负荷而采取的措施,后者是为了防止信令单元在接收时错误分界而采取的措施。前者是以完整的信令单元身份出现的,而后者则信令单元在传输中使用的填充比特。22:为什么SDH网有强大的网络管理能力?SDH有统一的光接口及复用标准保证多厂商的互操作,有丰富的开销比特用于网络管理,有强大的组网与自愈能

7、力。23:漂移发生在多大的频率上?24:PCI总线的含义是什么?PCI总线的主要特点是什么?含义:PCI总线是一种不依附于某个具体处理器的局部总线。从结构上看,PCI是在CPU和原来的系统总线之间插入的一级总线,具体由一个桥接电路实现对这一层的管理,并实现上下之间的接口以协调数据的传送。管理器提供了信号缓冲,使之能支持10种外设,并能在高时钟频率下保持高性能。PCI总线也支持总线主控技术,允许智能设备在需要时取得总线控制权,以加速数据传送。特点:数据总线32位,可扩充到64位。  可进行突发(burst)式传输。  总线操作与处理器-存储器子系统操作并行。 

8、 总线时钟频率33MHZ或66MHZ,最高传输率可达

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。