数字电路期末复习题7

数字电路期末复习题7

ID:39391099

大小:85.00 KB

页数:3页

时间:2019-07-02

数字电路期末复习题7_第1页
数字电路期末复习题7_第2页
数字电路期末复习题7_第3页
资源描述:

《数字电路期末复习题7》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第七套一、选择题1.如果编码0100表示十进制数4,则此码不可能是()A.8421BCD码B.5211BCD码C.2421BCD码D.余3循环码2.逻辑函数F=(A+B)(B+)的对偶式F′=()A.+CB.AB+BC.+CD.AB+C3.半导体二极管截止时,外加电压U为()A.<1.4vB.<1vC.<0.7vD.<0.5v4.同步时序电路和异步时序电路比较,其差异在于后者()A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关5.用与非门构成基本触发器,发生竞态现

2、象时,RS变化为()A.00→11B.01→10C.11→00D.10→016.下列各函数等式中无冒险现象的函数式有()A.F=F=+AC+B+BC+A+B.F=+BC+AC.F=+BC+A+BD.+AC+B7.构成移位寄存器不能采用的触发器为()A.R-S型B.J-K型C.主从型D.同步型8.下列电路中,不属于组合逻辑电路的是()A.编码器B.全加器C.寄存器D.译码器9.4位集成数值比较器至少应有端口数()个。A.18B.16C.14D.1210.自动产生矩形波脉冲信号为()A.施密特触发器

3、B.单稳态触发器C.T触发器D.多谐振荡器二、填空题1.二进制码11011010表示的十进制数为,十六进制为。2.用组合电路构成多位二进制数加法器有_________和_____二种类型。3.二值逻辑中,变量的取值不表示_________,而是指______。4.A/D转换器的主要参数有,。5.使用与非门时多余的输入端应接电平,或非门多余的输入端应接电平。6.D触发器的特征方程为,JK触发器的特征方程为。7.函数,其反函数为,对偶式为。8.欲构成能记最大十进制数为999的计数器,至少需要片十进制

4、加法计数器,或片4位二进制加法计数器芯片。9.描述时序电路的逻辑表达式为_________、_____和驱动方程。10.施密特触发器有个稳定状态,多谐振荡器有个稳定状态。三、作图题1、边沿D触发器各输入端的波形如图,试画出Q、Q端对应的电压波形。2、试说明如下图所示的用555定时器构成的电路功能,求出UT+、UT-和ΔUT,并画出其输出波形。四、分析题1.利用公式法将函数Y化简成最简与或式:Y=A+BD+AD+D+DCE。2.利用图形法把下逻辑函数化简成最简与或式,Y(A,B,C,D)=∑m(0

5、,1,2,3,4,7,15)+∑d(8,9,10,11,12,13)。3.分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。4.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换图、说明其逻辑功能。五、设计题1.设计组合电路,输入为一个4位二进制正整数B=B3B2B1B0,当B能被3整除时,输出Y=1,否则Y=0,要求列出真值表,并用8选1数据选择器(74LS151)实现,画出逻辑连线图(门电路可任选,B0从数据端输入)。2.用D触发器和门电路设计一个异

6、步八进制加法计数器,要有具体解题过程。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。