DP83848C 网口PHY工作原理

DP83848C 网口PHY工作原理

ID:38667107

大小:683.18 KB

页数:7页

时间:2019-06-17

DP83848C 网口PHY工作原理_第1页
DP83848C 网口PHY工作原理_第2页
DP83848C 网口PHY工作原理_第3页
DP83848C 网口PHY工作原理_第4页
DP83848C 网口PHY工作原理_第5页
资源描述:

《DP83848C 网口PHY工作原理》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、引言DP83848C是美国国家半导体公司生产的一款鲁棒性好、功能全、功耗低的10/100Mbps单路物理层(PHY)器件。它支持MII(介质无关接口)和RMII(精简的介质无关接口),使设计更简单灵活;同时,支持10BASE~T和100BASE-TX以太网外设,对其他标准以太网解决方案有良好的兼容性和通用性。MII(MediumIndependentInteRFace)是IEEE802.3u规定的一种介质无关接口,主要作用是连接介质访问控制层(MAC)子层与物理层(PH-Y)之间的标准以太网接口,负责MA

2、C和PHY之间的通信。由于MII需要多达16根信号线,由此产生的I/O口需求及功耗较大,有必要对MII引脚数进行简化,因此提出了RMII(ReducedMediumIndependentInterface,精简的介质无关接口),即简化了的MII。1硬件设计1.1电路设计DP83848C的收发线路各是一对差分线,经过变比为1:1的以太网变压器后与网线相连。以太网变压器的主要作用是阻抗匹配、信号整形、网络隔离,以及滤除网络和设备双方面的噪音。典型应用如图1所示。图2是DP83848C与MAC的连接电路。其中,

3、Xl为50MHz的有源振荡器。1.2PCB布局布线布局方面,精度为1%的49.9Ω电阻和100nF的去耦电容应靠近PHY器件放置,并通过最短的路径到电源。如图3所示,两对差分信号(TD和RD)应平行走线,避免短截,且尽量保证长度匹配,这样可以避免共模噪声和EMI辐射。理想情况下,信号线上不应有交叉或者通孔,通孔会造成阻抗的非连续性,所以应将其数目降到最低;同时,差分线应尽可能走在一面,且不应将信号线跨越分割的平面,如图4所示。信号跨越一个分割的平面会造成无法预测的回路电流,极可能导致信号质量恶化并产生EM

4、I问题。注意,图3和图4中,阴影部分为错误方法。2RMll模式描述RMII模式在保持物理层器件现有特性的前提下减少了PHY的连接引脚。RMII由参考时钟REF_CLK、发送使能TX_EN、发送数据TXD[1:0]、接收数据RXD[1:0]、载波侦听/接收数据有效CRS_DV和接收错误RX_ER(可选信号)组成。在此基础上,DP83848C还增加了RX_DV接收数据有效信号。2.1REF_CLK——参考时钟REF_CLK是一个连续时钟,可以为CRS_DV、RXD[1:O]、TX_EN、TXD[1:O]、RX

5、_DV和RX_ER提供时序参考。REF_CLK由MAC层或外部时钟源源提供。REF_CLK频率应为50MHz±50×10-6,占空比介于35%和65%之间。在RMII模式下,数据以50MHz的时钟频率一次传送2位。因此,RMII模式需要一个50MHz有源振荡器(而不是晶振)连接到器件的X1脚。2.2TX_EN——发送使能TX_EN表示MAC层正在将要传输的双位数据放到TXD[1:O]上。TX_EN应被前导符的首个半字节同步确认,且在所有待传双位信号载入过程中都保持确认。跟随一帧数据的末2位之后的首个REF

6、_CLK上升沿之前,MAC需对TX_EN取反。TX_EN的变化相对于REF_CLK是同步的。2.3TXD[1:0]——发送数据TXD[1:O]的变换相对于REF_CLK是同步的。TX_EN有效后,PHY以TXD[1:0]作为发送端。在10Mbps模式下,由于REF_CLK的频率是在10Mbps模式中数据速率的10倍。因此TXD[1:0]上的值必须在10个脉冲期间保持稳定,确保DP83848C能够每隔10个周期进行采样。发送时序如图5所示,发送延时情况如表l所列。其中,PMD为物理介质关联层(physica

7、lmediadepen-dent)接口。2.4RXD[1:0]——接收数据RXD[1:0]转换是与REF_CLK同步的。在CRS_DV有效后的每个时钟周期里,RXD[1:O]接收DP83848C的两位恢复数据。在某些情况下(如数据恢复前或发生错误),则接收到的是RXD[1:O]的预确定值而不是恢复数据。CRS_DV解除确认后,RXD[1:O]为“00”,表示进入空闲状态。CRS_DV确认后,在产生正确的接收解码之前,DP83848C将保证RXD[1:0]=“00”。DP83848C提供的恢复数据总是半字节

8、或成对双位信号的形式,这对于由前导符开始的所有数据值都成立。因为CRS_DV是异步确认的,不能假设先于前导符的“00”数据会是双位信号形式。100Mbps模式下,在CRS_DV确认之后的正常接收过程中,RXD[1:O]将会保持“00”,直到接收器检测到正确的起始串分界符(STartSt-reamDelimiter,SSD)。一旦检测到SSD,DP83848C将会驱动前导符(“01”),后面紧跟着起始帧分界符(StartofFr

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。