数字时钟设计(完全数字电路)

数字时钟设计(完全数字电路)

ID:38442548

大小:2.33 MB

页数:16页

时间:2019-06-12

数字时钟设计(完全数字电路)_第1页
数字时钟设计(完全数字电路)_第2页
数字时钟设计(完全数字电路)_第3页
数字时钟设计(完全数字电路)_第4页
数字时钟设计(完全数字电路)_第5页
资源描述:

《数字时钟设计(完全数字电路)》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、Word格式数字时钟设计姓名 学号专  业电子信息技术指导教师成绩日  期 基于555的数字时钟显示完美整理Word格式摘要:数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,通过555定时器改装的多谐震荡器发出的脉冲频率具有一定的准确性。在这次设计中对分频器、计数器、、译码器和显示器进行研究编译,并完成了各种器件的编译工作,实现数字钟的功能。有准确计时,以数字形式显示时、分、秒的时间和校时功能。秒和校时功能都有一个共同特点就是它们都要

2、用到振荡电路提供的1Hz脉冲信号。在计时出现误差时电路还可以进行校时和校分,为了使电路简单所设计的电路不具备校秒的功能。并且要用数码管显示时、分、秒,各位均为两位显示。1引言随着科技的快速发展,数字电子钟在实际生活中的应用越来越广泛,小到普通的电子表,大到航天器等高科技电子产品中的计时设备。数字钟是一个将“时”,“分”,“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒,另外应有整点报时附加功能。因此,一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”计数器、报时电路和振荡器组成。作为电子技术的一名学生掌握并能够独立自主设计

3、一个数字电子钟是必要和必须的,既可以加深对课本上理论知识的理解又能锻炼自己的思考和解决问题的能力。于是,经过查阅许多相关书籍和浏览许多网络未找到目录项。资源,我做了这款简单数字电子钟的设计。2方案论证2.1原理设计和功能描述2.1.1数字计时器的设计思想要想构成数字钟,首先应选择一个脉冲源——能自动地产生稳定的标准时间脉冲信号。而脉冲源产生的脉冲信号地频率较高,因此,需要进行分频,使得高频脉冲信号变成适合于计时的低频脉冲信号,即“秒脉冲信号”(频率为1Hz)。经过分频器输出的秒脉冲信号到计数器中进行计数。由于计时的规律是:60秒=1分,60分=1小时,24小时=1天,就需要

4、分别设计60进制,12进制计数器,并发出驱动信号。各计数器输出信号经译码器、驱动器到数字显示器,是“时”、“分”、“秒”得以数字显示出来。2.1.2数字电子钟总体框架图完美整理Word格式图1框架图2.2单元电路的设计2.2.1振荡电路数字电路中的时钟是由振荡器产生的,振荡器是数字钟的核心。振荡器的稳定度及频率的精度决定了数字钟计时的准确程度,一般来说,振荡器的频率越高,计时精度越高。方案一:石英晶振因为想到要使产生的脉冲较稳定,我们首先想到了使用石英晶振电路,即采用37267Hz晶体震荡器,电路图如图2:图2石英晶振完美整理Word格式工作原理:由晶体振荡器产生37268

5、Hz的1KHz的脉冲经集成块CD4060分频后变为10Hz脉冲,再经74LS160计数器分频得到了所需要的1Hz稳定脉冲。方案二:555定时器其中R2=8kΩ,R1=1KC1=68uF,C4=0.01uF,振荡电路由555构成的自激多谐振荡器直接产生1000Hz时钟脉冲频率。图3555定时器方案选择:刚开始的时候觉得用石英晶振比较准确,希望设计更好,虽然使用石英晶振产生频率稳定,但是电路图很复杂,而且37268晶体振荡器中阻值要求10MHz以上,还需要分频电路。而555定时器是我们数字电路基础中刚学的,对它的用法也很熟悉,并且可以由555构成自激多谐振荡器通过调节电阻直接产

6、生1000Hz的脉冲,然后经过分频器得到1HZ的秒脉冲,经过自己的慎重考虑,最终选用555,舍弃了之前的晶振方案。2.2.2计数电路数字钟的计数电路是用两个六十进制计数电路和一个十二进制计数电路实现的。数字钟的计数电路的设计可以用反馈清零法。当计数器正常计数时,反馈门不起作用,只有当进位脉冲到来时,反馈信号将计数电路清零,实现相应模的循环计数。以六十进制为例,当计数器从00,01,02,……,59计数时,反馈门不起作用,只有当第60个秒脉冲到来时,反馈信号随即将计数电路清零,实现模为60的循环计数。在计数部分我们同样采用了两种方案,分别是使用74ls160和74ls90,7

7、4LS191,74LS74.以下是对两种芯片连接成60进制计数器和12进制计数器的介绍。方案一:完美整理Word格式数字钟的计数电路是用两个六十进制计数电路和一个十二进制计数电路实现的,但是考虑到对74LS90比较熟悉,觉得用两个74LS90来分别控制秒和分的十位和个位。个位采用十进制,十位采用六进制就能完美解决六十进制的秒计数。然后再用74ls191和74ls74来分别控制时的个位和十位。图490十进制计数器方案二:采用74LS160分别连成60进制计数器和24进制计数器完美整理Word格式图560进制计数器完美

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。