欢迎来到天天文库
浏览记录
ID:38363691
大小:94.50 KB
页数:13页
时间:2019-06-11
《BPSK调制实现2DPSK调制》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、通信原理课程设计论文200022102DPSK调制器文章作者:汪兴华日期:2004-01-081.1中文摘要和关键字本次课程设计实现载波的2DPSK调制输出。晶振电路产生10MHz正弦波,经过74LS190的10分频,一路通过74LS74D1触发器产生触发器输出Q端产生正相的载波,另外一端产生反相载波,实现载波的两路输出。经过74LS153数据选择器,m序列对载波进行相位选择,形成BPSK的调制。要实现2DPSK调制需要在74LS164的输出端再加74LS74的D2触发器,使绝对码输入成为相对码输出,成D
2、PSK调制输出。其间电路用到74LS04反相器,74LS86进行m序列产生的模2的反馈。关键字:m序列,BPSK,2DPSK1.2英文摘要和关键字Abstract:Researchon2DPSKmodulateisanimportantaspectofresearch,the2DPSKhavemoresuperiority,comparedwithotherSignalmodulate.Thepapershowshowthe2DPSKsignalproduce.Inthisclassdesignwewil
3、luseCMOSchip74LS153,74LS04andsoon.Keywords:msequence,BPSK,2DPSK第二章前言2.1m序列13通信原理课程设计论文20002210m序列:m序列是最长线性反馈移存器序列的简称,是由带线性反馈的移存器产生的周期最长的一种序列。具有较强的抗干扰能力和较低的截获概率,而且长的m序列更容易在一定的强噪声中被提取,这样就能够充分保证数据的正常通信。通常产生伪随机序列的电路为反馈移存器.一般说来,一个n级反馈移位寄存器可能产生的最大周期等于(2n-1).现在我
4、们引入M序列的本原多项式的概念。若一个n次多项式f(x)满足以下条件(1)f(x)为既约的(2)f(x)可整除(xm+1),m=2n-1(3)f(x)除不尽(xq+1),q5、期P<=2n-1可以得之n=5,取x5+x2+1为本源多项式。2.2BPSKBPSK二进制移相键控,BPSK的信号形式一般表示为:即发送0时取0相位,发送1时取Π相位。(图1-2)2.3DPSKDPSK二进制差分移位键控是利用前后码元的相对载波相位值去表示数字信息的一种方式。2DPSK波形的同一相位并不对应相同的数字信息符号,而前后码元相对相位的差才唯一决定信息符号。13通信原理课程设计论文20002210(图1-3)假设相位偏移用Φ来表示并设Φ=П→数字信息“1”Φ=0→表示数字信息“0”则数字序列与26、DPSK信号的码元相位关系可举例表示如下:数字信息:00111001012DPSK信号相位:000П0ППП00П或者表示为ППП0П000ПП02DPSK二进制差分移位键控首先一定要规定参考相位或基准相位.DPSK二进制差分移位键控调制以及差分码的产生如下:13通信原理课程设计论文20002210(图1-4)第三章原理3.1M序列的产生通过上述知识的回顾与研究我们根据本次课程设计的要求进行电路设计,经过分析本次课程设计,我们可以将本次调制器分为三个功能部分进行功能的实现。依次分为(1)M序列发生器(2)7、BPSK的实现(3)DPSK的实现。下面将结合本次课程设计分三步进行原理分析,并附上电路图13通信原理课程设计论文20002210(1)M序列发生器:这是本次课程设计的重点也是难点。主要利用的集成芯片为74LS164移位寄存器,74LS04反相器,74LS86异或,74LS30与非门。利用晶振产生10MHz的载波,接移位寄存器74LS164的CP端使74LS164在时钟脉冲的作用下正常的工作依次实现2脚-3脚-4脚-5脚-6脚-10脚的移位,为实现M序列的产生。应该避免全0状态的产生所以数据输入的1脚和28、脚应该能自动状态的跳转,避开全0状态。本次设计产生周期31的M序列根据周期P<=2n-1可以得之n=5,取x5+x2+1始状态:10000010001010001010101011101011101011101011111011011010011000011100011100011100111101111101111001111001113通信原理课程设计论文2000221011001011001011001011001011
5、期P<=2n-1可以得之n=5,取x5+x2+1为本源多项式。2.2BPSKBPSK二进制移相键控,BPSK的信号形式一般表示为:即发送0时取0相位,发送1时取Π相位。(图1-2)2.3DPSKDPSK二进制差分移位键控是利用前后码元的相对载波相位值去表示数字信息的一种方式。2DPSK波形的同一相位并不对应相同的数字信息符号,而前后码元相对相位的差才唯一决定信息符号。13通信原理课程设计论文20002210(图1-3)假设相位偏移用Φ来表示并设Φ=П→数字信息“1”Φ=0→表示数字信息“0”则数字序列与2
6、DPSK信号的码元相位关系可举例表示如下:数字信息:00111001012DPSK信号相位:000П0ППП00П或者表示为ППП0П000ПП02DPSK二进制差分移位键控首先一定要规定参考相位或基准相位.DPSK二进制差分移位键控调制以及差分码的产生如下:13通信原理课程设计论文20002210(图1-4)第三章原理3.1M序列的产生通过上述知识的回顾与研究我们根据本次课程设计的要求进行电路设计,经过分析本次课程设计,我们可以将本次调制器分为三个功能部分进行功能的实现。依次分为(1)M序列发生器(2)
7、BPSK的实现(3)DPSK的实现。下面将结合本次课程设计分三步进行原理分析,并附上电路图13通信原理课程设计论文20002210(1)M序列发生器:这是本次课程设计的重点也是难点。主要利用的集成芯片为74LS164移位寄存器,74LS04反相器,74LS86异或,74LS30与非门。利用晶振产生10MHz的载波,接移位寄存器74LS164的CP端使74LS164在时钟脉冲的作用下正常的工作依次实现2脚-3脚-4脚-5脚-6脚-10脚的移位,为实现M序列的产生。应该避免全0状态的产生所以数据输入的1脚和2
8、脚应该能自动状态的跳转,避开全0状态。本次设计产生周期31的M序列根据周期P<=2n-1可以得之n=5,取x5+x2+1始状态:10000010001010001010101011101011101011101011111011011010011000011100011100011100111101111101111001111001113通信原理课程设计论文2000221011001011001011001011001011
此文档下载收益归作者所有