数字电子课设正文

数字电子课设正文

ID:38353617

大小:1.76 MB

页数:20页

时间:2019-06-11

数字电子课设正文_第1页
数字电子课设正文_第2页
数字电子课设正文_第3页
数字电子课设正文_第4页
数字电子课设正文_第5页
资源描述:

《数字电子课设正文》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、数字日历牌1设计任务描述1.1设计题目:数字日历牌1.2设计要求1.2.1设计目的(1)掌握数字钟的构成,原理和设计原理;(2)熟悉集成电路的使用方法。1.2.2基本要求(1)能进行分,小时计时,有独立的时间显示器;(2)显示星期,日,月;(3)整点报时电路;1.2.3发挥部分(1)校时(秒,分,小时快速校时)。(2)闹钟电路-19-数字日历牌2设计思路根据此次课程设计的要求,我设计的数字日历牌基本电路由六个部分组成,其中振荡器和分频器组成标准的秒信号发生器,由不同进制的计数器、译码器和显示器组成组成计时系统。秒信号送入计数器进行计数,把累计

2、的结果以“分”“时”“日”“周”“月”的十进制数字显示出来。“分”“秒”显示分别由60进制计数器、译码器和显示器构成,“时”显示由24进制计数器、译码器和显示器构成。“日”显示由30进制计数器、译码器和显示器构成。“月”显示由12进制计数器、译码器和显示器构成。另外,“周”由7进制计数器进行星期显示。(1)震荡电路设计:可采用由集成电路定时器555与RC组成的多谐震荡器。选用555定时器构成多谐振荡器,振荡器的频率为1000赫兹。(2)分频电路设计:采用三片74LS90级联,每片1/10分频,最终得到1HZ的方波信号供秒计数器进行计数。(3)

3、时、分、秒、周、月计数电路设计:时间计数电路由秒个位和秒十位,分个位和分十位及时个位和时十位计数器电路组成,其中秒个位和秒十位计数器,分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位为24制计数器。(4)译码显示电路设计:将计数器输出的8421BCD码转换成数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。(5)校时电路设计:用来对“时”、“分”、“秒”显示数字进行校对调整,保证了电子钟的准时,正常的工作。(6)整点报时电路:根据计时系统的输出状态产生一脉冲信号,然后去触发一音频发生器实现报时。使电子钟在时

4、间整点自动报时,以起提示作用。-19-数字日历牌3设计方框图扬声器整点报时计数译码器显示校时电路多谐振荡电路秒信号分频电路-19-数字日历牌4各部分电路设计及参数计算4.1秒信号产生电路设计及其参数计算4.1.1秒信号产生电路设计图4.1555振荡器与分频器的连接电路本电路中的振荡器是由555定时器构成的多谐振荡器。由于555内部的比较器灵敏度较高,而且采用差分电路形式,它的振荡频率受电源电压和温度变化的影响很小。工作原理:时间标准信号的频率很高,要得到秒脉冲,需要分频电路。振荡器产生的振荡频率为1000Hz,用3片74LS90进行分频后可得

5、到1Hz的秒脉冲信号,再用一片74LS90构成五进制计数器将10Hz脉冲分频为0.5秒的脉冲信号,以备校时电路需要。4.1.2秒信号产生电路参数计算参数标注如图4.1所示,555振荡器电路的震荡周期可由下式估算:T=t1+t2=1mst1=0.7(R1+R2+RRP+R2)C1t2=0.7R2C1若选定脉冲占空比为0.6,可得-19-数字日历牌==0.6t1=0.61ms=0.6mst2=T-t1=1-0.6=0.4ms取电容C=0.1F,则R2===5.714k取标称值R2=5.1k.R1+RRP=-R2=-5.4171000=8.57k取

6、R1=2k,RRP=10k.4.2计数译码显示电路设计及其参数计算4.2.1计数器进制设计图4.2六十进制计数器秒计数器的电路形式很多,一般都是由一级十进制计数器和一级六进制计数器组成。图4.2所示是用两块中规模集成电路74LS290按反馈置零法串接而成。秒计数器的十位和个位,输出脉冲除用做自身清零外,同时还作为“分”计数器的输入信号。分计数器电路与秒计数器相同。图4.3二十四进制计数器图4.3所示为二十四进制小时计数器,是用两片74LS90和与非门构成。向高位输送脉冲。-19-数字日历牌三十进制计数器七进制计数器十二进制计数器图4.4月显示

7、为三十天记一月,但由于每月从1号起显示而不是从0号显示,故不能采用74LS90,而采用有预制端的十进制计数器74LS160,满30跳转到下一个状态为1,进入下一个循环。同理每周从周一显示,每年从1月显示,也需要预置。4.2.2译码和显示电路译码就是把给定的代码进行翻译,变成相应的状态,用于驱动LED七段数码管,只要在它的输入端输入8421码,七段数码管就能显示十进制数字。选用的译码器为74LS48,输出高电平有效,接共阴极七段显示器。设计中应注意的问题是在星期显示时,周六后是周日,不应显示“7”,此时应用显示器的灯测试功能,给LT端输入低电平

8、,使其显示“日”的字样。-19-数字日历牌译码显示电路连接周的译码显示电路图4.54.3校时电路设计及其参数计算校时电路如图所示,三个控制开关k1、k2、k3分别用

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。