资源描述:
《多值低功耗双边沿触发器设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、第!"卷第##期浙!江!大!学!学!报!工学版"=(->!"?(>##$%%&年##月’()*+,-(./0123,+45+361*7389!:+43+11*3+4;<31+<1"?(6>$%%&多值低功耗双边沿触发器设计胡俊锋#!沈继忠#!姚茂群#!$!王柏祥#"#>浙江大学信息与电子工程学系$浙江杭州!#%%$B&$>杭州师范学院信息工程学院$浙江杭州!#%%#$#摘!要#通过分析现有基于二值时钟的二值双边沿触发器的设计思想$设计了基于二值时钟的三值双边沿触发器>进一步利用多值时钟的多个跳变沿设计了基于三
2、值时钟的三值双边沿触发器$充分利用了多值信号携带信息量大的优点$设计的三值双边沿触发器结构简单>模拟结果表明$设计的三值双边沿触发器具有正确的逻辑功能$并可以大幅降低功耗>关键词#低功耗&双边沿触发器&多值逻辑&三值时钟中图分类号#L?@!$!!!!!文献标识码#M!!!!!文章编号##%%B"F!N"$%%###A""%@R$*&5-,.),/1,/$%#")+&C()"$00,"4)$2$05$2+%&55$%$0.)&12.),1#$;P:?’3HD0(+4#$SMRb,(HW)+#$$$TM?a[
3、,3HY3,+4#P5’)+H.1+4"#>I&=.-3B&,3$(E,($-B.3)$,?1)&,1&.,/+%&13-$,)1+,’),&&-),’$52&6).,’7,)*&-8)39$:.,’;2$4!#%%$B$#2),.&$>#$%%&’&$(E,($-B.3)$,+,’),&&-),’$:.,’;2$4F&.12&-8#$%%&’&$:.,’;2$4!#%%#$$#2),.#64*+%(’+%[9,+,-9D3+4801E1734+I180(E(.801V3+,*9E()V-1H1E41H8*3
4、441*1E.-3UH.-(UV,71E(+V3+,*9<-(L01+8,Z3+4,E6,+H8,41(.I)-836,-)1E<-(K(*)73+4I)-836,-)1E734+
5、,-7<,+3+<*1,718013+.(*I,83(+H<,**93+4<,U,<389$80178*)<8)*1(.801E1734+1E81*+,*9E()V-1H1E41H8*3441*1E.-3UH.-(U<3*<)38V1<(I1773IU-1*>;3I)-,83(+*17)-870(C780,8801E1734+1E81*+,*9E()V-1H1E41H8*3441*1E.-3UH.-(U0,7<(**1<8-(43<.)+<83(+,+E*1-,8361-9-(C1*U(C1*<(+7)IU8
6、3(+>7$8/,%0*%-(CU(C1*&E()V-1H1E41H8*3441*1E.-3UH.-(U&I)-836,-)1E-(43<&81*+,*9<-(为了在降低功耗的同时不降低电路的)#*)!*平均跳变数"称为开关活动性#成正比>在数字系工作速度$e)+41*
7、提出了双边沿触发器的设计思统中时序电路的功耗占系统功耗的很大部分$而时想$即触发器在时钟的上跳沿和下跳沿都工作$则在)$*序电路中的主要器件是触发器$有关研究表明$因保持原有数据处理速度的条件下$时钟频率可以降为触发器中的时钟是一直在跳变的$触发器"含时钟低到原来的一半$这样就降低了功耗$同时完成相同系统#的功耗占整个系统功耗的#&g"@&g>目前功能的任务所花的时间并没有增加$因此降低了总)$*所用的触发器是单边沿触发器$它只利用了时钟能耗>将这种设计思想引入到三值双边沿触发器的一个方向上的跳变$另一个方向
8、上的跳变没有被利设计中$可以设计出基于二值时钟的三值双边沿触用$因此浪费了大量的功耗>降低时钟频率虽然可以发器>但是由于这种设计是基于二值电路$没有充分收稿日期#$%%@%A$B>浙江大学学报!工学版"网址#CCC>2()*+,-7>D2)>1E)><+!1+4基金项目#浙江省自然科学基金资助项目"S#%@!AB#>作者简介#胡俊锋"#"B%G#$男$浙江庆元人$硕士生$主要从事数字系统设计与嵌入式