INTER上电时序

INTER上电时序

ID:38177626

大小:59.50 KB

页数:5页

时间:2019-05-24

INTER上电时序_第1页
INTER上电时序_第2页
INTER上电时序_第3页
INTER上电时序_第4页
INTER上电时序_第5页
资源描述:

《INTER上电时序》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、上电时序一:未插电源时主板准备上电的状态装入电池后首先送出实时时钟RTCRST#&V_3V_BAT给南桥。晶体(Crystal)提供32.768KHz频率给南桥。二:按下电源按钮后的动作时序:n使用者按下电源控制面板上电源按钮后,送出一个低电平触发脉冲给SIO(IT8712K)75脚。nSIO(IT8712K)收到后由72脚发出一个低电平触发脉冲给南桥。nSB送出SLP_S3#和SLP_S4#两个休眠信号给SIO(IT8712K)的71脚和77脚。nSIO(IT8712K)76脚发出PS_ON#(Low)开机信号给ATXPow

2、er的14脚。n当ATXPower接收到PSON#由HighàLow后,ATXPower即送出±12V,+3.3V,±5V数组主要电压.n一般当电源送出的+3.3Vand+5V正常后,SIO(IT8712K)的95脚ATXPG信号由5V通过R450和R472两个8.2K的电阻分压提供侦测信号。nSuperIO侦测到5V电压正常后,即送出PWROK给南北桥,通知南北桥此时ATXMainPower送出OK。n当ATXPower送出±12V,+3.3V,±5V数组MainPower电压后,其它工作电压如+1.8V,+1.5V,1.0

3、5V,MCH1.2V,2.5V,2.5V-DAC,+5VAVDD,VTT-DDR1.25V等也将随后全部送出。n当+VTT_GMCH送给CPU后,CPU会送出VTT_OL,控制产生VTT-PWRGD信号[High]给CPU,VRM;nCPU用VTT_PWRGD信号会发出VID[0:5]。nVRM收到VTT_PWRGD后会根据VID组合送出Vcore.n在VCORE正常发出后,VCORE芯片即送出VRMGD信号给南桥ICH7,以通知南桥此时VCORE已经正常发出。n在VCORE正常发出后,此信号还通知给时钟芯片,以通知时钟芯片可

4、以正常发出所有Clock.n当提供给的南桥工作电压及Clock都OK后,由南桥发出PFMRST#给SIO的37脚,PCIRST#给PCI槽和网芯;SIO收到PFMRST#信号后,然后由SIO的31脚输出PCIERST#、33脚输出IDERST#、34脚输出PFMRST1到BIOS和北桥。n(主板上的很多复位电路的复位端,有时候是直接并联在一起的,有时候是在复位端前面加一个缓冲器进行隔离,常用的缓冲器就是74F125。)n在北桥NB接收到南桥送出的PFMRST1后,北桥送出CPURST#给775CPU,以通知CPU可以开始执行第

5、一个指令动作.(不过要北桥送出CPURST#的前提是在北桥的各个工作电压&Clock都OK的情况下)。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。