SOI技术的抗辐照能力报告

SOI技术的抗辐照能力报告

ID:37365857

大小:1.21 MB

页数:24页

时间:2019-05-22

SOI技术的抗辐照能力报告_第1页
SOI技术的抗辐照能力报告_第2页
SOI技术的抗辐照能力报告_第3页
SOI技术的抗辐照能力报告_第4页
SOI技术的抗辐照能力报告_第5页
资源描述:

《SOI技术的抗辐照能力报告》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、SOI技术的抗辐照能力报告SOI技术的抗辐照能力报告-24-SOI技术的抗辐照能力报告目录1关于SOI抗辐照技术的可行方案32SOI技术简介42.1SOI技术的定义42.2SOI技术的特点43SOI技术的研究现状73.1常用的四种抗辐射材料73.2SOI技术的应用73.3SOI技术国际主流公司83.4SOI产业联盟93.5国内SOI技术研究93.6SOI技术的市场份额104空间辐射问题104.1航天器面临的辐射环境104.2电子元器件所受到的辐射效应125SOI抗辐照技术135.1SOI技术的抗辐射指标135.2SOI器件实例135.3SOI技术和体硅CMOS技术两种技术抗辐射能力的对比14

2、5.4SOI不加固的抗辐照性能145.5体硅不进行抗辐射加固的抗辐照性能155.6目前国内SOI技术的工艺水平165.6.10.8um工艺芯片的集成度165.6.20.8um工艺与0.18um工艺集成度的差异176STI侧沟道隔离技术176.1隔离的目的176.2隔离技术的要求186.3常见的隔离工艺技术186.4LOCOS隔离技术186.5改进的LOCOS结构隔离技术206.6STI隔离技术22-24-SOI技术的抗辐照能力报告1关于SOI抗辐照技术的可行方案国内现有四家做抗辐照方面研究的单位:(1)七七一所:目前在抗辐照芯片开发方面,工艺比较落后;(2)七七二所:用体硅进行抗辐照加固做了

3、一批抗辐照芯片,采用0.18um工艺,在中芯国际流片,抗辐照指标达不到航天水平,只有一款芯片投入了实际应用,最近出了问题;而且芯片封装仅有391个引脚。(3)58所:采用0.5umSOI技术生产抗辐照芯片,集成度只有20到30万门,频率只能到10到20MHz,但是芯片封装能达到1000多个引脚。(4)中科院微电子所:采用0.18umSOI技术生产抗辐照芯片,正在做几款SOI芯片,最近有一款4M的存储器已经研发成功,集成了1200万个晶体管,抗辐照总剂量水平为300Krad,无单粒子闩锁效应,抗单粒子翻转比体硅好,具体指标待论证。集成度在300万门以上没有问题,频率能达到40到50MHz,采用

4、上海宏力公司的生产线。经过窦老师的调查研究和实地考察,结合我们组所做的一些调研,得出了关于SOI抗辐照技术的可行方案,如下:采用中科院微电子所的技术和宏力公司的生产线来生产SOI抗辐照芯片,SOI晶圆从上海新傲公司买或者从国外买。-24-SOI技术的抗辐照能力报告2SOI技术简介2.1SOI技术的定义SOI技术是指:在硅衬底上嵌入绝缘体埋层,再在埋层上生长单晶硅薄膜的材料制备技术。SOI是英文SiliconOnInsulator的缩写,指的是绝缘层上的硅。SOI技术是指在绝缘层上形成一层具有一定厚度的单晶半导体硅薄膜的材料制备技术。SOI材料可实现完全的介质隔离,与由PN结隔离的体硅相比,具

5、有无闩锁、高速率、低功耗、集成度高、耐高温等特点,在便携式电子产品、航天、卫星通讯等领域均受到普遍重视,被称为“21世纪的微电子技术”。SOI(Silicon-On-Insulator)字面意思是绝缘体上硅,可以理解为一种特殊结构的硅材料。而SOI技术却包含非常丰富的内容。SOI技术也包括材料、器件和集成电路制造技术。2.2SOI技术的特点SOI技术作为一种全介质隔离技术,有着许多体硅技术不可比拟的优越性。在SOI技术中,器件仅制造于表面很薄的硅膜中,器件与衬底之间由一层隐埋氧化层隔开,正是这种独特的结构使得SOI技术具有了体硅器件所无法比拟的优点。SOI-24-SOI技术的抗辐照能力报告C

6、MOS器件具有功耗低、抗干扰能力强、集成密度高(隔离面积小)、速度高(寄生电容小)、工艺简单、抗辐照能力强,并彻底消除了体硅CMOS器件的寄生闩锁效应等优点。随着SOI顶层硅膜厚度减薄到全耗尽工作状态(硅膜厚度小于有效耗尽区宽度)时,全耗尽的SOI器件将比传统SOI器件具有更优越的特性,这种全耗尽SOI结构更适合于高性能ULSI和VHSI电路。综合来说,SOI器件和电路主要具有如下特点:(1)抗辐照特性好:SOI技术采用全介质隔离结构,彻底消除了体硅CMOS电路的闩锁(latch-up)效应,且具有极小的结面积,因此具有非常好的抗软失效、瞬时辐照和单粒子(α粒子)翻转能力。(2)功耗低:功耗

7、包括静态功耗和动态功耗两部分,其中静态功耗Ps依赖于泄漏电流和电源电压,即,在全耗尽SOI器件中,陡直的亚阈值斜率接近理想水平,泄漏电流很小,静态功耗很小;动态功耗由电容C、工作频率f及电源电压决定:,在全耗尽SOI电路中,结电容降低且具有极小的连线电容,因此动态功耗也大大降低。(3)速度高:全耗尽SOI器件具有迁移率高(器件纵向电场小,且反型层较厚,使表面散射作用降低)、跨导大、寄生电容小(寄生电容主要来自

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。