pcb设计基础知识(全稿_)

pcb设计基础知识(全稿_)

ID:37081037

大小:5.78 MB

页数:204页

时间:2019-05-17

pcb设计基础知识(全稿_)_第1页
pcb设计基础知识(全稿_)_第2页
pcb设计基础知识(全稿_)_第3页
pcb设计基础知识(全稿_)_第4页
pcb设计基础知识(全稿_)_第5页
资源描述:

《pcb设计基础知识(全稿_)》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、PowerLogic&PowerPCB第一章PowerLogic用户界面1.1PADSPower软件简介PADS(PersonalAutomatedDesignSystems)系列产品包括系统设计、系统验证、高速设计工具、PCB布线工具和生产输出软件等五个方面的软件。该系列软件几经易手后,现在成为MentorGraphics公司制板工具之一,主要面向低端用户,对计算机的配置要求不高,一般在Windows下运行,是低端PCB软件中最优秀的一款,具有好用、易上手作出的板子质量高,适合大多数中小型企业的需要。在1998年在美国被评为软件最

2、佳容易使用奖,1999年获用户好评奖,是中国市场适用范围最广的一款EDA软件之一。PADSPower电路设计与制板软件主要包括PowerLogic和PowerPCB两部分,现分别更名为PADSLogic和PADSLayout,现在最高的版本是PADS2007。PADSLogic是一个界面友好、操作简便、功能齐全的原理图设计环境。它提供了元器件库管理、多页/页次式原理图设计、原理图符号创建向导、元器件与网络的浏览与检索、物料清单(BOM)输出、PCB设计规则定义及网表输出等全方位的前端设计功能。它和PADS的PCB环境紧密集成,实现原

3、理图与PCB的交互定位,正反标注,帮助设计者高效率地完成原理图及PCB设计工作。PADSLayout环境作为业界主流的PCB设计平台。它是一个强有力的基于形状化以其强大的交互式布局布线功能和易学易用等特点,是通信,半导体等当前最活跃的工业领域中制作复杂的、高速印制板最终选择的设计环境。PADSLayout支持完整的PCB设计流程,涵盖了从原理图网表导入,规则驱动下的交互式布局布线,DRC/DFT校验与分析,直到最后的生产文件(Gerber)、装配文件及物料清单(BOM)输出等全方位的功能需求,确保PCB工程师高效率地完成设计任务。1

4、.2PADSPower中电子电路设计的一般流程关于如何在PowerLogic和PowerPCB中完成电路板设计,对于初学者来说,首先要了解两个软件的设计环境及相关参数的设置;了解两个软件环境下工具盒(Toolboxes)的使用方法;了解两个独立软件环境元件库(Library)的关系;了解绘制完成后的原理图是怎样通过PowerLogic和PowerPCB的接口命令,将在原理图中生成的网表(Netlist)与当前工作中的所有元件自动从PowerPCB的元件库(Library)中调出,显示在PowerPCB设计工作区域中;了解在Power

5、PCB中如何设置设计规则、元件的布局布线、设计验证并且完成制造数据输出工作。本书软件版本为PowerLogic5.0.1和PowerPCB5.0.1。下面介绍在PADSPower中进行电子电路设计的一般步骤。在添加一个元件到设计中之前,这个元件必须是PADS库中已经存在的一个元件类型(PartType)。一个元件类型是由三部分组成:一是在PowerLogic中的逻辑符号或称为CAE封装(CAEDecal),二是在PowerPCB中的PCB封装(PCBDecal),三是元件的电性能参数。在进行原理图绘制和PCB布局布线之前,首先应根据

6、实际器件的电气信息与物理信息资料来完成CAE逻辑封装的绘制和PCB封装的绘制,进而建立元器件的元件类型这一过程被称为元件制作。将制作好的元件保存到元件库(Library)中,以备随时调用、检索、导入和导出。1.在PowerLogic中进行原理图的设计步骤步骤一:在PowerLogic中定义元件库即建立新的设计项目元件库。步骤二:绘制元件逻辑封装(CAEDecal)也就是用于绘制原理图中的符号,如Or、And电路等的外形符号。步骤三:建立元件类型(PartType)将元件的CAE封装和PCB封装指定,然后定义电气性能。步骤四:在Pow

7、erLogic中设置启动文件,设置内容包括:设计图纸大小和页数、设计单位、设计栅格、设计颜色、绘图线宽等参数。步骤五:原理图的绘制,即从PowerLogic设计工具盒中添加元件类型(PartType),通过连线工具完成原理图绘制并且注意原理图的美观性。步骤六:定义设计规则,内容包括:安全间距、布线和高速约束等规则,该项可以在PowerLogic中设置,设计规则会通过网表(Netlist)传送给PowerPCB。通常的设计规则设计都在PowerPCB中进行,在原理图绘制中是不进行该项设置的。步骤七:产生网表(Netlist)、报告,也

8、就是将原理图设计(Design)转化为网表(Netlist),生成未使用情况报告(Unused)、元件统计报表(PartStatist)、网络统计报表(NetStatist)、限度报表(Limits)、页间连接符报表(Off-page

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。