《内存设计流程简介》PPT课件

《内存设计流程简介》PPT课件

ID:36846127

大小:2.47 MB

页数:27页

时间:2019-05-10

《内存设计流程简介》PPT课件_第1页
《内存设计流程简介》PPT课件_第2页
《内存设计流程简介》PPT课件_第3页
《内存设计流程简介》PPT课件_第4页
《内存设计流程简介》PPT课件_第5页
资源描述:

《《内存设计流程简介》PPT课件》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、内存产品设计流程必须采用高速数字电路设计原理定义:数字电路的工作频率在达到45MHZ~50MHZ时,并且此工作频率的电路分量占整个电子系统一定的份量,我们称这样的电路为高速电路如我们的各种内存产品中的时钟频率和数据频率都达到了如下的级别:影响高速信号的几个原因:(1)产生传输线效应,包括特征电阻等电气特性,信号以电磁场的形式在信号层面和参考层面之间传播。(2)寄生了电容和电感效应,并孳生了其他如电磁干扰(EMI)等不良影响.(3)过近的传输线间容易产生容性串绕,电流通过一根信号线耦合到另一根信号线上,影响信号的正常工作。(4)传输线中的特征电

2、阻,电容,电感等效应会增加信号的传输时延和减缓信号的上升延。传输线的线长线宽都对信号传输产生影响。(5)信号回流必须通过参考平面进行回流,否则电磁干扰将使线路无法正常工作。此外,传输线效应还包括反射信号,过冲和下冲等其他影响,不可能用传统低频的线路设计方法来进行设计,否则设计的PCB将无法工作。高速电路设计技术已经成为解决高频状态下控制信号完整性的唯一途径。高速电路设计需要解决:信号完整性问题.包括时延,反射,串绕,振铃等电源完整性问题.EMC/EMI问题.在高频状态下:传输线可以表征为上图所示的电阻,电容,电感和电导链.JEDEC提供的规范

3、DIMM信号类别.(数据,地址信号,命令信号,1/2bank?)符合对应RowCard的器件封装,尺寸,频率等参数,如DRAM,PLL,REG,AMB等.原理图(信号连接关系)DIMM外观尺寸.各种信号的拓扑结构,线长容限,以及端接的阻容器件.规定阻抗控制(60Ohm+/-10%)参考叠层.VDDSPD,Vref,VDDQ等电源线以及电源/地层的去藕电容参考容值.高速电路设计流程specsolutionDesignentryPCBlayoutSignaltestYNOKcompleteTraditionaldesignflowspecsolu

4、tionDesignentryPCBlayoutSignaltestYNOKcompleteOKNPre-simPost-simHigh-speeddesignflow业界较先进的PCB设计软件——Cadence包括原理图、PCB版图,信号完整性及电源仿真等多种工具的专业PCB设计软件。原理图使用ConceptHDL,板图级的设计使用AllegroDRAM芯片:数据存储单元.是内存条上的最重要的器件,决定DIMM的容量及带宽。主要芯片厂家有等.EEPROM芯片:存储内存的主要性能参数,包括工作频率,内存容量等,开机时,自检程序根据SPD中的参

5、数设置BIOS中内存相关参数.阻容器件:电阻及排阻主要用于消除信号反射,对传输线做源端或终端匹配.电容主要用于旁路,滤波,去藕以及匹配等作用.对于服务器内存,还会用到控制时钟同步的PLL芯片及数据寄存作用的Register芯片.以及用于FullyBufferedDIMM上的AMB(AdvancedMemoryBuffer)芯片.内存设计涉及的器件及作用1.原理图设计SPEC原理图要求:1.确定器件封装2.确定器件间连接关系2.PCB板图设计叠层结构对阻抗的控制带状传输线:信号线夹于两层参考平面之间。这样的结构有利于减少外接的电磁干扰,可以得到

6、较好的的信号。对于比较重要的时钟信号,多层布线中可以优先考虑使用内层布线微带传输线:信号的表层布线,仅有一层参考层,外界对线路信号的传输影响比带状线要差,但这样的设计使得布线相对简单且接触信号线更为容易。SSHWWWFR4GroundPlane布线阻抗要求:JEDEC对信号线阻抗有明确的要求(DDRII为例):特征阻抗:60Ohm+/-10%信号线最小间距:4mil差分线间距:4mil影响PCB特征阻抗的几个重要参数为:线宽,介质厚度,介电常数,铜厚等对于已给定的FR-4PCB介质,我们主要关注的的是如何调整参考平面的叠层及电源/地平面的分布

7、来保证布线阻抗的连续.Cadence中对叠层阻抗控制的设计工具:内存PCB的阻抗控制:60欧+/-10%虽然内存设计中对于PCB叠层阻抗控制通常交由PCB厂商解决,对于设计人员合理安排叠层,同样需要控制布线阻抗连续性以及进行信号完整性仿真等方面都有重要的意义。JEDEC提供的几种PCB叠层结构布线约束:方便地设置线间的距离约束,以便手动布线时使线宽和线距自动地避让,以达到要求的距离。时钟线的布线数据线的布线减少弯曲,消除阻抗不连续点减少过孔的使用保持差分线的平行及等距布线技巧:设定线长规则及时发现线长错误及时发现线长不满足规则的情况,防止因设

8、计失误产生的信号的时序错误AllegroConstraintManager走内层——降低电磁干扰在保证阻抗情况下以最小间距并行——减小共模干扰调整走线长度——满足时

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。