基于vhdl交通灯的系统

基于vhdl交通灯的系统

ID:36255967

大小:659.05 KB

页数:24页

时间:2019-05-07

基于vhdl交通灯的系统_第1页
基于vhdl交通灯的系统_第2页
基于vhdl交通灯的系统_第3页
基于vhdl交通灯的系统_第4页
基于vhdl交通灯的系统_第5页
资源描述:

《基于vhdl交通灯的系统》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、基于VHDL交通灯的系统设计学生:张凯指导教师:陈茜目录Vhdl交通灯设计内容Vhdl语言简介Max+plusⅡ简介设计思路仿真结果结论VHDL交通灯设计内容本文介绍的是基于EDA技术针对交通信号灯控制器的设计问题,提出了基于VHDL语言的交通信号灯系统的硬件实现方法。通过对系统进行结构分析,采用了层次化的设计方法,给出了各个模块的VHDL程序,并且利用MaxPlusⅡ对应用程序进行了仿真,并给出了相应的仿真结果。VHDL语言简介VHDL诞生于1982年。1987年底,VHDL被IEEE和美国国防部确认为标准硬件描述语言。1993年,IEEE对VHDL进行了修订,从

2、更高的抽象层次和系统描述能力上扩展VHDL的内容。现在因为得到众多EDA公司的支持,已成为事实上的通用硬件描述语言VHDL在电子设计中的优点(1)全方位硬件描述—从系统到电路。(2)多种描述方式适应层次化设计。(3)VHDL语言的数据类型丰富。(4)VHDL的设计不依赖于特定的器件,方便了工艺的转换。(5)VHDL是一个标准语言,它的设计描述可以被不同的EDA工具所支持,可移植性强,易于共享和复用。VHDL语言的特点(1)(1)VHDL具有更强的行为描述能力。强大的行为描述能力避开了具体的器件结构,是在逻辑行为上描述和设计大规模电子系统的重要保证。(2)VHDL丰富

3、的仿真语句和库函数,使得在任何大系统的设计早期就能查验设计系统功能的可行性,随时可对设计进行仿真模拟。(3)VHDL语句的行为描述能力和程序结构,决定了它具有支持大规模设计的分解和已有设计的再利用功能。VHDL语言的特点(2)(4)对于用VHDL完成的一个确定的设计,可以利用EDA工具进行逻辑综合和优化,并自动地把VHDL描述设计转变成门级网表。(5)VHDL对设计的描述具有相对独立性,设计者不必管理最终设计实现的目标器件是什么,而进行独立的设计。(6)用VHDL语言编写的源程序便于文档管理,既灵活方便,又便于设计结果的交流、保存和重用。VHDL进行程序设计时典型的

4、方法(1)描述方法的合理选用(2)描述方式的灵活运用(3)逻辑设计的资源共享(4)高级设计的综合技巧(5)设计规划的科学划分(6)“自顶而下”的设计方法MAX+PLUSII简介MAX+PLUSII开发工具是美国Altera公司自行设计的一种EDA软件工具,它具有原理图输入和文本输入(采用硬件描述语言)两种输入手段利用该工具所配备的编辑、编译仿真、综合、芯片编程等功能,将设计图或者电路描述程序变成基本的逻辑单元写入到可编程芯片中(如FPGA,CPLD)做成ASIC芯片。基于VHDL交通灯的系统设计本文是基于VHDL硬件描述语言的交通灯的系统设计。该系统由4个子电路组成

5、。其中包括:时钟发生电路;计数秒数选择电路;倒计时控制电路;红绿灯信号控制电路。交通信号灯系统结构图东西及南北方向信号灯东西及南北方向倒计时时钟输入端系统复位端时钟发生电路计数秒数选择电路红绿灯信号控制电路倒计时控制电路系统工作程序首先时钟发生电路产生稳定的时钟信号,为三个子电路提供同步工作信号。接收到时钟信号的红绿灯信号控制电路开始工作,并将产生的重新计数的输出使能控制信号发送给计数秒数选择电路和倒计时控制电路,同时还会将目前电路产生的状态信号发送给前者。接收到重新计数的信号后计数秒数选择电路就会负责产生计数器所需要的计数值,并将这一数值发送给倒计时控制电路。当计

6、数器计时完毕,倒计时控制器就会负责产生一个脉冲信号发送给红绿灯信号控制电路进入下一个状态,之后循环这一过程。时钟脉冲发生电路模块系统输入信号:clk:由外部信号发生器提供1kHZ的时钟信号;reset:系统内部自复位信号。系统输出信号:ena_scan:将外部的时钟信号进行分频处理;ena_1hz:产生每秒一个的脉冲信号;flash_1hz:产生每秒一个脉冲的时钟信号。时钟脉冲发生电路模块仿真结果经仿真后得到的时序图将clk经分频处理后得到的ena_scan信号时钟发生电路时序图计数秒数选择电路模块系统输入信号:clk:由外部信号发生器提供1kHZ的时钟信号;res

7、et:系统内部自复位信号;ena_scan:接收由时钟发生电路提供的250Hz的时钟脉冲信号;recount:接收由交通灯信号控制电路产生的重新计数的使能控制信号;sign_state:接收由交通灯信号控制电路产生的状态信号。系统输出信号:load:负责产生计数器所需要的计数数值。计数秒数选择电路模块图计数秒数选择电路模块仿真结果经仿真后得到的时序图计数秒数选择电路时序图倒计时控制电路模块系统输入信号:clk:由外部信号发生器提供1kHz的时钟信号;reset:系统内部自复位信号;ena_1hz:接收由时钟发生电路提供的1Hz的脉冲信号;recount:重新计数

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。