数字电子技术课程实践项目二

数字电子技术课程实践项目二

ID:35671470

大小:358.97 KB

页数:14页

时间:2019-04-09

数字电子技术课程实践项目二_第1页
数字电子技术课程实践项目二_第2页
数字电子技术课程实践项目二_第3页
数字电子技术课程实践项目二_第4页
数字电子技术课程实践项目二_第5页
资源描述:

《数字电子技术课程实践项目二》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、上海大学数字电子技术课程实践项目项目名称:__电子电路设计仿真___指导老师:_____徐美华________学号:____12122272_______姓名:_____翟自协________日期:___2014/5/15______前言数字电子技术课程实践项目二:学习与使用电子电路仿真软件(如EWB、MUTISIM等)软件对电子电路进行设计仿真,提交实验报告,从下列题目中任选1个。1.用下降沿触发的JK-FF组成四位同步加计数器、异步加计数器;2.用上升沿触发的JK-FF组成四位同步减计数器、异步减计数器;3.用74LVC161构成12进制加计数器、24进制加计数器、10进制减

2、计数器;4.用74LVC161对1kHz的脉冲信号进行5分频;5.用555定时器构成的单稳态触发器、多谢振荡器、施密特触发器进行设计和仿真。所选题目:1.用下降沿触发的JK-FF组成四位同步加计数器、异步加计数器;目录用下降沿触发的JK-FF组成四位同步加计数器3时钟方程3驱动方程3状态方程3状态转换真值表4状态转移图4电路图5理论波形图5实验波形图6用下降沿触发的JK-FF组成四位异步加计数器8时钟方程8驱动方程9状态方程9状态转换真值表9状态转移图10电路图10理论波形图11实验波形图11用下降沿触发的JK-FF组成四位同步加计数器同步加计数器:同步计数器中,所有触发器的CP

3、端是相连的,CP的每一个触发沿都会使所有的触发器状态更新。同步计数器中各触发器的CP端输入同一时钟脉冲,因此触发器的翻转状态就由它们的输入信号J、K端的状态决定。时钟方程CP0=CP1=CP2=CP3=CP驱动方程状态方程状态转换真值表计数顺序状态进位输出Q3Q2Q1Q00000001000102001003001104010005010106011007011108100009100101010100111011012110001311010141110015111111600000状态转移图电路图理论波形图实验波形图时钟与Q0波形图时钟与Q1波形图时钟与Q2波形图时钟与Q3波

4、形图用下降沿触发的JK-FF组成四位异步加计数器异步计数器是在做加1计数时是采取从低位到高位逐位进位的方式工作的。因此其中的各个触发器不是同步翻转的。按照二进制加法计数规则,每一位如果已经是1,则再计入1时应变为0,同时向高位发出进位信号,使高位翻转。时钟方程CP0=CPCP1=Q0CP2=Q1CP3=Q2驱动方程J0=K0=J1=K1=J2=K2=J3=K3=1状态方程状态转换真值表计数顺序状态进位输出Q3Q2Q1Q0000000100010200100300110401000501010601100701110810000910010101010011101101211000

5、1311010141110015111111600000状态转移图电路图理论波形图实验波形图时钟与Q0波形图时钟与Q1波形图时钟与Q2波形图时钟与Q3波形图

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。