基于多核处理器的gmr协议栈数据链路层设计与实现

基于多核处理器的gmr协议栈数据链路层设计与实现

ID:35063696

大小:5.84 MB

页数:74页

时间:2019-03-17

基于多核处理器的gmr协议栈数据链路层设计与实现_第1页
基于多核处理器的gmr协议栈数据链路层设计与实现_第2页
基于多核处理器的gmr协议栈数据链路层设计与实现_第3页
基于多核处理器的gmr协议栈数据链路层设计与实现_第4页
基于多核处理器的gmr协议栈数据链路层设计与实现_第5页
资源描述:

《基于多核处理器的gmr协议栈数据链路层设计与实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、毛i夺4故夫達UNIVERSITYOFELECTRONICSCIENCEANDTECHNOLOGYOFCHINA专业学位硕±学位论文MASTERTHESISFORPROFESSIONALDEGREEM雜气论文题目基于多核处理器的GMR协议樸数拖链路层设计与实现专业学位类别工程硕-上学号201322060614作者姓名李恒锐指导教师周涛教授'-:.:山社J分类巧密级UDC学位论文基于多核处理器的GM艮协议模数据链路层设计与实现李恒锐指巧教师教授电子科

2、技大学成都申请学位级别硕上专业学位类别王程硕上工程领域名计算机技术提交论文曰期2016.3.28论文答辩日期2016.5.16学位授予单位和日期电子科技大学2016年6月答辩委员会主席评阅人注1:注明《国际十进分类法UDC》的类号。DesignandImplementationofGMRPro化colStackDataLinkLaeryBasedonMu-lticoreProcessorAMast;erThesisSubm化ed!;〇UniversityofElectronic

3、ScienceandTechnoloofChinagyMaor:MasterofEnineerinjggAuthor:HengruiLiSuervisor:TaoZhoupSchool;SchoolofComputerScience&Enineeringg独创性声明本人声明所呈交的学位论文是本人在导师指导下进巧的研究工作及取得的研究成果。据我所知,除了文中特别加W标注和致谢的地方夕h,论文中不包含其他人己经发表或撰写过的研究成果,也不包含为获得电子科技大学或其它教育机构的学位或证书而使用过的材料。与我一

4、同工作的同志对本研究所做的任何贡献均己在论文中作了明确的说明并表示谢意。口作者签名:日期:2年^月么日74论文使用授权本学位论文作者完全了解电子科技大学有关保留、使用学位论文的规定,有权保留并向国家有关部口或机构送交论文的复印件和磁盘,允许论文被爸阅和借阅。本人授权电子科技大学可1^将学位论文的全部或部分内容编入有关数据库进行检索,可W采用影印、缩印或扫描等复制手段保存。、汇编学位论文(保密的学位论文在解密后应遵守此规定)作者签名:名惶絶导师签名:诉曰期:年^月么曰72?摘要随着信息网络化、全球化的发展,利用宽带卫

5、里通信网络进行数据的高效传输,己经成为卫星通信领域的主流发展方向。在这样的背景下,ETSI提出了宽带一…-13G,静止轨道移动通信卫星系统标准GMR。根据标准规定系统中的每个数据包都要经过数据链路层的处理。因此,本文结合协议标准,在多核处理器上对GMR-13G数据链路层进行设计与实现。GMR-13G协议巧的数据链路层主耍负责高层与低层之间的数据传输工作,包含PDCP、RLC、MACH个子层。每个子层的功能独立,互相协作完成数据的传一输工作,,。因此需耍设计种满足协议功能耍求的数据链路层软件架构确保各层賴合性低,整体数据吞吐量大。此外,由于终端与基

6、站之间频繁地数据交互,会导致基站侧频繁地进行动态内存的申请和释放,而操作系统内部提供的动态内-13G存分配机制并没有考虑GMR协议巧自身的特点,从而增加内存的分配时间,-影响协议找的性能,还需耍设计符合GM艮13G协议找内存特点的动态内。因此GMR-13G存分配器,数据链路层设。综合考虑上述因素针对基于多核处理器的计与实现展开研究,论文的主要工作包括:1-.针对GMR13G数据链路层中的各个子层进行分析,明确功能W及数据处理流程,为多核软件架构的设计打下基础。2一.针对数据链路层的需求及多核处理器硬件平台的特点,设计种多核软件架构,满足稱合度

7、低、数据吞吐量大的要求。-3.通过对GM艮13G数据链路层内存使用特点的分析,基于内存池技术设计一种符合协议找特点的动态内存分配方案,达到快速有效分配内存的目的。-平台上4,在现有的GMR1,.在完成上述工作的基础上3G协议巧的硬件测试对数据链路层的功能和性能进行了测试,证明了设计实现的数据链路层功能正确,有效地提升了数据链路层的数据吞吐量。MR-关键词:G13G,数据链路层,多核架构,内存池IABSTRACT

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。