第一部分eda-v型实验系统介绍

第一部分eda-v型实验系统介绍

ID:34960781

大小:13.84 MB

页数:72页

时间:2019-03-15

第一部分eda-v型实验系统介绍_第1页
第一部分eda-v型实验系统介绍_第2页
第一部分eda-v型实验系统介绍_第3页
第一部分eda-v型实验系统介绍_第4页
第一部分eda-v型实验系统介绍_第5页
资源描述:

《第一部分eda-v型实验系统介绍》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、第一部分EDA-V型实验系统介绍整个系统的结构图如图1所示。一、系统主要由以下模块组成:l4位米字型数码管显示模块l8位8字型数码管显示模块l矩阵键盘输入模块l16X16点阵模块l128X32液晶显示模块liSPPAC适配器接口lCPLD/FPGA适配器接口l12位按键输入模块l18位拨码开关输入模块l蜂鸣器输出模块l电平调节模块l模拟信号源模块l话筒输入模块l语音输出模块l电阻电容扩展模块l自由扩展区l8路A/D转换模块lD/A转换模块l串行EEPROM模块lRS232扩展模块lEEPROM模

2、块l单片机及RS232接口模块l可调数字信号源72图1系统布局图二、各组成模块介绍721、4位米字型数码管显示模块(见图1)数码管为共阴数码管。本模块的输入口共有21个,为17个段信号输入口和4个位信号输入口,分别为A1、A2、B、C、D1、D2、E、F、G、H、J、K、M、N、O、P、DP、SEL0、SEL1、SEL2、SEL3。其中SEL0对应最左端的数码管,SEL3对应最右端的数码管。数码管的管脚分配如图2所示。图2米字型数码管管脚分配2、8位8字型数码管显示模块(见图1)数码管为共阴数码

3、管。本模块的输入口共有11个,为8个段信号输入口和3个位信号输入口,分别为A、B、C、D、E、F、G、DP、SEL0、SEL1、SEL2。其中SEL0、SEL1、SEL2位于16X16点阵模块区,它们经3-8译码器后送给数码管作位选信号,其对应关系如表1。表1LED数码管显示接口及对应的显示状态接口序号数码管SEL2SEL1SEL0状态111第1位亮110第2位亮101第3位亮100第4位亮011第5位亮010第6位亮001第7位亮000第8位亮注:最右边为第一位电路原理图如图2所示。3、矩阵键

4、盘输入模块(见图1)本矩阵键盘为4X8键盘,其接口电路原理图如图2所示,扫描信号为BCOM[8..1],在BCOM[8..1]前已接有一个3-8译码器,3-8译码器的输入为SEL0~SEL2,SEL0、SEL1、SEL2位于16X16点阵区。当3-8译码器的输入为“000”时,即BCOM1为‘0’,其他位为‘1’,我们按下第一排第一键,此时KIN0输出‘0’,KIN1~KIN3输出全为‘1’,按下第二排第二键时,KIN1输出‘0’,其他输出‘1’;当3-8译码器输入为001时,即BCOM2为‘0

5、’,我们按下第一排第二键,此时KIN0输出‘0’,KIN1~KIN3输出全为‘1’,同理其他键依此类推。72按键位置与数码关系如表2所示。表2键盘参数表SEL2~SEL0KIN3~KIN0对应的按键键盘译码输出按键功能0001110000000数字01101600100数字61011LAST10100功能键0111CTRL11000功能键0011110100001数字11101700111数字71011STEP10101功能键0111EMPTY111010扩展10101110200010数字21

6、101REG10010功能键1011C01100字母C0111EMPTY211011扩展20111110300011数字31101EXEC10011功能键1011D01101字母D0111EMPTY311100扩展31001110MEM10000功能键1101801000数字81011E01110字母E0111EMPTY411101扩展41011110ESC10001功能键1101901001数字91011F01111字母F0111SHIFT11001功能键1101110400100数字4110

7、1A01010字母A1011NEXT10110功能键0111NONE11110无定义1111110500101数字51101B01011字母B1011ENTER10111功能键0111NONE11110无定义72图28位数码管、点阵、矩阵键盘电路原理图721、16X16点阵模块(见图1)接口电路原理图如图2所示。列选信号为SEL0~SEL3经4-16译码器后给,最右边为第一列;行选信号为L0~L15,最上方为第一行。表2点阵显示接口对应关系表SEL3SEL2SEL1SEL0点亮列号1111第1列

8、1110第2列1101第3列1100第4列1011第5列1010第6列1001第7列1000第8列0111第9列0110第10列0101第11列0100第12列0011第13列0010第14列0001第15列0000第16列2、128X32液晶显示模块(见图1)具体介绍见相关中文液晶显示模块说明。3、iSPPAC适配器接口(见图1)下载该芯片时将芯片选择开关拨向PAC。4、CPLD/FPGA适配器接口(见图1)下载该芯片时将芯片选择开关拨向CPLD。5、12位按键输入模块(见图1)开关弹起时为高

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。