fpgadds信号发生器设计实施方案

fpgadds信号发生器设计实施方案

ID:34901132

大小:531.50 KB

页数:6页

时间:2019-03-13

fpgadds信号发生器设计实施方案_第1页
fpgadds信号发生器设计实施方案_第2页
fpgadds信号发生器设计实施方案_第3页
fpgadds信号发生器设计实施方案_第4页
fpgadds信号发生器设计实施方案_第5页
资源描述:

《fpgadds信号发生器设计实施方案》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、个人收集整理仅供参考学习基于FPGA地DDS信号发生器设计时间:2009-09-1809:40:06来源:现代电子技术作者:高士友胡学深杜兴莉刘桥0引言   信号发生器又称信号源或振荡器,在生产实践和科技领域中有着广泛地应用.能够产生多种波形,如三角波、锯齿波、矩形波(含方波)、正弦波地电路被称为函数信号发生器.函数信号发生器地实现方法通常是采用分立元件或单片专用集成芯片,但其频率不高,稳定性较差,且不易调试,开发和使用上都受到较大限制.随着可编程逻辑器件(FPGA)地不断发展,直接频率合成(DDS)技术

2、应用地愈加成熟,利用DDS原理在FPGA平台上开发高性能地多种波形信号发生器与基于DDS芯片地信号发生器相比,成本更低,操作更加灵活,而且还能根据要求在线更新配置,系统开发趋于软件化、自定义化.本文研究了基于FPGA地DDS信号发生器设计,实现了满足预定指标地多波形输出.b5E2RGbCAP1DDS基本原理   DDS建立在采样定理基础上,首先对需要产生地波形进行采样,将采样值数字化后存入存储器作为查找表,然后通过查表读取数据,再经D/A转换器转换为模拟量,将保存地波形重新合成出来.DDS基本原理框图如图

3、1所示.p1EanqFDPw除了滤波器(LPF)之外,DDS系统都是通过数字集成电路实现地,易于集成和小型化.系统地参考时钟源通常是一个具有高稳定性地晶体振荡器,为各组成部分提供同步时钟.频率控制字(FSW)实际上是相位增量值(二进制编码)作为相位累加器地累加值.相位累加器在每一个参考时钟脉冲输入时,累加一次频率字,其输出相应增加一个步长地相位增量.由于相位累加器地输出连接在波形存储器(ROM)地地址线上,因此其输出地改变就相当于查表.这样就可以通过查表把存储在波形存储器内地波形抽样值(二进制编码)查找出

4、来.ROM地输出送到D/A转换器,经D/A转换器转换成模拟量输出.DXDiTa9E3d2系统总体方案设计   该设计以FPGA开发平台为核心,将各波形地幅值/相位量化数据存储在ROM内,按照设定频率,以相应频率控制字k为步进,对相位进行累加,以累加相位值作为地址码读取存放在存储器内地波形数据,经D/A转换和幅度控制、滤波即可得到所需波形.波形发生器采取全数字化结构,用硬件描述语言Verilog设计实现其频率可调可显示.经开发平台地D/A转化和外加滤波整形处理波形数据,理论上能够实现任意频率地各种波形.系统

5、总体设计方框图如图2所示.RTCrpUDGiT6/6个人收集整理仅供参考学习   系统按工作原理和控制对象地先后分为三个功能单元:波形数据产生单元、D/A转化单元和滤波整形处理单元.波形数据产生单元除具有波形数据输出功能外,还有频率设置和输出显示功能.波形信号频率可设置范围为0~99999999Hz,系统时钟采用外接晶体振荡器40MHz时钟脉冲,频率稳定度优于10-4输出采用8位LED数码循环动态显示.D/A转换单元负责对从ROM表里读取地波形数据进行D/A转换,对D/A转换器件地选用从建立时间、位数、转

6、化误差和转换时间等四个方面考虑.滤波整形处理单元完成对D/A转换地模拟波进行平滑,滤除杂波和高频干扰,补偿频带损耗和幅度损失,最终输出低误差、高质量、满足题设要求地波形.5PCzVD7HxA3系统功能单元实现3.1波形数据产生单元   波形数据产生单元是信号发生器设计地主体.在此,采用DDS原理设计地信号发生器能完成三种波形(正弦、三角和方波)数据地产生,而且根据控制信号还可完成选定波形指定频率地输出.波形数据产生单元按功能实现上地相互联系可划分为频率控制字生成模块、相位累加器模块和波形数据ROM表模块,

7、如图3所示.其中,频率控制字生成模块可根据输入产生指定频率字,同时显示输入频率数字.相位累加器模块负责对所选波形地相位寻址,以频率控制字作为步长反复进行累加运算.波形数据ROM表模块存放三种波形地幅值/相位量化值,通过地址选择相应波形地数据.jLBHrnAILg   系统输入控制使用4×4键盘.键盘主要按键功能介绍如下:   “0~9”:数字键,设定信号频率;   “确定”:用于对波形信号设置地确认,波形信号地设置必须“确定”后才有效;xHAQX74J0X“←”:删除已输入信号频率数字地最后一位,用于修改

8、设置地频率;   6/6个人收集整理仅供参考学习“清零”:将频率数字快速全部清零;   “↑”:步进增大控制;   “↓”:步进减小控制.   设定频率输出范围为1kHz~10MHz,频率步进为50Hz.系统输出采用8个LED数码管,以扫描方式显示(单位为Hz)频率数字.根据DDS原理,以步进值50Hz作为频率控制字1,那么最大值10MHz对应地频率控制字为200000,用18位二进制数值就可以表示(218>200000).从

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。